[发明专利]显示装置和信号驱动器有效

专利信息
申请号: 200910161811.9 申请日: 2009-08-03
公开(公告)号: CN101640023A 公开(公告)日: 2010-02-03
发明(设计)人: 堀良彦 申请(专利权)人: 恩益禧电子股份有限公司
主分类号: G09G3/20 分类号: G09G3/20
代理公司: 中原信达知识产权代理有限责任公司 代理人: 孙志湧;穆德骏
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 显示装置 信号 驱动器
【权利要求书】:

1.一种显示装置,包括:

显示部分,所述显示部分被构造为被连接至多个信号线组;

信号驱动器,所述信号驱动器被构造为被连接至所述多个信号线 组并且在单个水平时段中分别按时序将多个视频数据组输出至所述多 个信号线组,所述时序中的每一个时序从相邻的时序移位预定时间; 以及

延迟控制电路,所述延迟控制电路被构造为在每个水平时段改变 所述预定时间并且将所述预定时间提供给所述信号驱动器,

所述信号驱动器包括:

延迟电路,所述延迟电路被构造为在所述单个水平时段中分别按 所述时序输出所述多个视频数据组,所述每个时序从相邻的时序移位 所述预定时间;以及

驱动电路,所述驱动电路被构造为在所述单个水平时段中分别将 来自所述延迟电路的所述多个视频数据组输出至所述多个信号线组,

其中所述多个信号线组被分割成N个组,N是等于或者大于2的 整数,并且作为N个分割信号线组被连接至所述信号驱动器和所述显 示部分,

其中所述信号驱动器进一步包括:

划分电路,所述划分电路被构造为将所述多个视频数据组分割成 N个组以生成N个分割视频数据组,

其中所述延迟电路包括:

N个延迟部分,所述N个延迟部分被构造为在所述单个水平时段 中分别按所述时序输出所述N个分割视频数据组,所述每个时序从相 邻的时序移位所述预定时间,并且

其中所述驱动电路在所述单个水平时段中分别将来自所述N个延 迟部分的所述N个分割视频数据组输出至所述N个分割信号线组。

2.根据权利要求1所述的显示装置,其中所述驱动电路包括:

第一锁存电路,所述第一锁存电路被构造为存储来自所述延迟电 路的所述多个视频数据组,

第二锁存电路,所述第二锁存电路被构造为在所述单个水平时段 中存储由所述第一锁存电路存储的所述多个视频数据组,

数字模拟转换器,所述数字模拟转换器被构造为对由所述第二锁 存电路存储的所述多个视频数据组执行数字模拟转换,并且输出与所 述多个视频数据组相对应的多个输出电压组,以及

输出放大器电路,所述输出放大器电路被构造为分别将所述多个 输出电压组输出至所述多个信号线组。

3.根据权利要求1所述的显示装置,其中所述信号驱动器进一步 包括:

接收电路,所述接收电路被构造为接收所述多个视频数据组被串 行化成的显示数据,以及

串并行转换电路,所述串并行转换电路被构造为对所述显示数据 执行串并行转换,并且输出所述多个视频数据组。

4.根据权利要求3所述的显示装置,进一步包括:

时序控制器,所述时序控制器被构造为将所述显示数据发送到所 述信号驱动器。

5.根据权利要求1至4中的任何一项所述的显示装置,其中所述 延迟控制电路在第一水平时段中将第一预定时间作为所述预定时间提 供给所述信号驱动器,并且在紧接于所述第一水平时段之后的第二水 平时段中将不同于所述第一预定时间的第二预定时间作为所述预定时 间提供给所述信号驱动器。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恩益禧电子股份有限公司,未经恩益禧电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200910161811.9/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top