[发明专利]通信系统的交织设备和方法无效

专利信息
申请号: 200910165162.X 申请日: 2003-01-09
公开(公告)号: CN101615915A 公开(公告)日: 2009-12-30
发明(设计)人: 金潣龟;河相赫 申请(专利权)人: 三星电子株式会社
主分类号: H03M13/27 分类号: H03M13/27
代理公司: 北京市柳沈律师事务所 代理人: 邵亚丽
地址: 韩国*** 国省代码: 韩国;KR
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 通信 系统 交织 设备 方法
【权利要求书】:

1.一种交织方法,包含以下步骤:

如果待交织数据的长度N大于2m×j而小于2m×(j+1),则交织器处理长度N’为2m×(j+1),其中,m是N的二进制值中从最低有效位到最高有效位的连续零比特的个数,j是N的二进制值中除了所述连续零比特以外的比特的十进制值;

从地址0到地址N-1,将N个输入数据比特顺序存储在存储器中;

对地址0到N’-1进行部分比特反向顺序交织以产生交织后的地址0到N’-1;以及

从交织后的地址0到N’-1中排除交织后的地址N到N’-1;

使用交织后的地址0到N-1来从存储器中读取所述N个输入数据比特。

2.根据权利要求1的方法,其中存储器长度为N。

3.根据权利要求1的方法,其中存储器长度为N’。

4.一种在通信系统中对N=2m×j+a的输入数据进行交织的方法,其中0<a<2m,a为整数,m是N的二进制值中从最低有效位到最高有效位的连续零比特的个数,j是N的二进制值中除了所述连续零比特以外的比特的十进制值,所述方法包含以下步骤:

用N’=2m ×(j+1)的R×C矩阵结构,按存储器的顺序列方向确定地址,其中R=2m,C=(j+1);

从地址0到地址N-1,按顺序列方向将输入数据存储在存储器中,并且其中在与存储器最后一列中的地址N到N’-1相应的(2m-a)区域内,不存储输入数据;

通过对所确定的地址进行部分比特反向顺序交织,生成输出地址0到N’-1;以及

通过排除输出地址中的N到N’-1,生成用于读取存储在存储器中的数据的读取地址。

5.根据权利要求4的方法,还包含了依照生成的读取地址,读取存储在存储器中的数据的步骤。

6.一种交织设备,包含:

计数器,被适配为如果待交织数据的长度N大于2m×j而小于2m×(j+1),则依照交织器处理长度N’为2m×(j+1)来对0到N’-1的地址计数,其中,m是N的二进制值中从最低有效位到最高有效位的连续零比特的个数,j是N的二进制值中除了所述连续零比特以外的比特的十进制值;

存储器,被适配为基于计数器的计数结果,从地址0到地址N-1,顺序存储N个输入数据比特;

地址生成器,被适配为通过部分比特反向顺序交织,生成用于读取存储在存储器中的数据的读取地址,其中,生成的读取地址排除了交织后的地址N到N’-1。

7.根据权利要求6的设备,其中存储器长度为N。

8.根据权利要求6的设备,其中存储器长度为N’。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200910165162.X/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top