[发明专利]主机板控制信号产生电路有效
申请号: | 200910201096.7 | 申请日: | 2009-12-15 |
公开(公告)号: | CN102096455A | 公开(公告)日: | 2011-06-15 |
发明(设计)人: | 黄明梓;王明伟;白久宜 | 申请(专利权)人: | 环旭电子股份有限公司 |
主分类号: | G06F1/26 | 分类号: | G06F1/26 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 骆希聪 |
地址: | 201203 上海市张江高*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 主机板 控制 信号 产生 电路 | ||
技术领域
本发明是有关于一种信号产生电路,且特别是有关于一种模拟主机板控制信号的信号产生电路。
背景技术
随着信息时代的来临,电脑产品的普及率也跟着逐年向上升高,现代人不仅可以利用电脑来处理文件与储存资料,更可以通过电脑连接上互联网络以取得信息,或是经由互联网络和他人联络沟通,这些电脑的相关应用毫无疑问地大幅提升了现代人生活的便利性。也正因如此,电脑产品对现代人来说无疑已经成为生活中不可或缺的工具之一。
一般而言,可携式电脑为了方便携带,通常会设计较轻薄。另一方面,桌上型电脑较注重效能,并且不常被搬动,因此桌上型电脑通常体积较大且重量较重。在现在,由于科技的进步及整体化概念的兴起,致使桌上型电脑的主机亦朝向轻薄化的设计。在桌上型电脑的主机的轻薄化过程中,一般是变压器取代较占面积且较次要的电源供应器。但是,在功能面上,变压器仅能取代电源供应器电源的部份,而无法产生在主机中主机板运作所需的信号,例如电源就绪信号。
因此,为了使轻薄化的主机能够顺利运作,于是设计一信号产生电路,以依据变压器的电源产生主机板运作所需的电源就绪信号。
发明内容
本发明提供一种主机板控制信号产生电路,可以依据变压器的电源并模拟ATX电源供应器产生电源就绪信号,以驱动主机板进行运作。
本发明提出一种主机板控制信号产生电路,适用于接收一变压器电源的一主机板系统。主机板控制信号产生电路包括比较单元、延迟单元、整波单元及判断单元。比较单元接收第一电压源、第二电压源及第三电压源,并依据第一电压源、第二电压源及第三电压源输出电压电平就绪信号。其中,第一电压源、第二电压源及第三电压源为利用变压器电源转换而来,并且第一电压源、第二电压源及第三电压源的电压电平互不相同。延迟单元耦接比较单元,用以延迟电压电平就绪信号。整波单元耦接延迟单元,用以缩短电压电平就绪信号的转态时间。判断单元耦接整波单元,并接收变压器电源及待机状态信号,以依据变压器电源、待机状态信号及电压电平就绪信号输出电源就绪信号,其中待机状态信号由主机板的南桥所输出。
在本发明的一实施例中,上述的比较单元包括第一比较器、第二比较器及第三比较器。第一比较器接收第一电压源,用以判断第一电压源是否就绪,并据此输出第一电平电压。第二比较器接收第二电压源,用以判断第二电压源是否就绪,并据此输出第二电平电压。第三比较器接收第三电压源,用以判断第三电压源是否就绪,并据此输出第三电平电压。其中,第一比较器、第二比较器及第三比较器的输出端耦接在一起,以依据第一电平电压、第二电平电压及第三电平输出电压电平就绪信号。
在本发明的一实施例中,上述的第一比较器包括第一电阻、第二电阻及第一运算放大器。第一电阻的一端耦接第一电压源。第二电阻耦接于第一电阻的另一端与接地电压之间,并提供第一分压。第一运算放大器的正输入端接收第一分压,第一运算放大器的负输入端接收参考电压,第一运算放大器的输出端输出第一电平电压。
在本发明的一实施例中,上述的第二比较器包括第三电阻、第四电阻及第二运算放大器。第三电阻的一端耦接第二电压源。第四电阻耦接于第三电阻的另一端与接地电压之间,并提供第二分压。第二运算放大器的正输入端接收第二分压,第二运算放大器的负输入端接收参考电压,第二运算放大器的输出端输出第二电平电压。
在本发明的一实施例中,上述的第三比较器包括第五电阻、第六电阻及第三运算放大器。第五电阻的一端耦接第三电压源。第六电阻耦接于第五电阻的另一端与接地电压之间,并提供第三分压。第三运算放大器的正输入端接收第三分压,第三运算放大器的负输入端接收参考电压,第三运算放大器的输出端输出第三电平电压。
在本发明的一实施例中,主机板控制信号产生电路更包括第七电阻及第八电阻。第七电阻的一端耦接第一待机电压源。第八电阻耦接于第七电阻的另一端与接地电压之间,并提供参考电压。
在本发明的一实施例中,上述的整波单元包括第九电阻、第十电阻及第四运算放大器。第九电阻的一端耦接延迟单元。第四运算放大器的正输入端耦接第九电阻的另一端,第四运算放大器的负输入端接收参考电压,第四运算放大器的输出端输出缩短转态时间后的电压电平就绪信号。第十电阻耦接于第四运算放大器的正输入端与第四运算放大器的输出端之间,其中第十电阻的阻值远大于第九电阻的阻值。
在本发明的一实施例中,上述的延迟单元包括第十一电阻及第一电容。第十一电阻的一端接收第一待机电压源,第十一电阻的另一端耦接比较单元的输出端及整波单元的输入端。第一电容耦接于第十一电阻的另一端与接地电压之间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于环旭电子股份有限公司,未经环旭电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910201096.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种催化裂化装置用高耐磨复合喷嘴
- 下一篇:一种离心式滤油机