[发明专利]具有启动电路的锁相环有效
申请号: | 200910205551.0 | 申请日: | 2009-10-26 |
公开(公告)号: | CN101753137A | 公开(公告)日: | 2010-06-23 |
发明(设计)人: | 陈建宏;周楙轩;蔡宗宪;苑敏学 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | H03L7/10 | 分类号: | H03L7/10 |
代理公司: | 北京市德恒律师事务所 11306 | 代理人: | 梁永 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 启动 电路 锁相环 | ||
1.一种锁相环电路,包括:
压控振荡器,包括:
电压输入节点,其具有输入电压;
启动电路,包括具有第一电流的第一电流通路,配置为使所述第一电 流随所述输入电压的降低而升高,随所述输入电压的升高而降低;
具有第二电流的第二电流通路,配置为使所述第二电流随所述输入电 压的降低而降低,随所述输入电压的升高而升高;
第三电流通路,其将所述第一电流以第一比例和所述第二电流以第二 比例组合为组合电流;以及
电流控制振荡器,其包括接收所述组合电流的输入并输出AC信号。
2.根据权利要求1所述的锁相环电路,其中所述第一电流通路包括具 有连接到电压输入节点的栅极的PMOS晶体管,其中所述第一电流流经所 述PMOS晶体管的源-漏通路。
3.根据权利要求2所述的锁相环电路,其中所述第一电流通路进一步 包括串联到所述PMOS晶体管的源-漏通路的电阻器。
4.根据权利要求2所述的锁相环电路,其中所述第二电流通路包括第 一NMOS晶体管,其具有连接到所述电压输入节点的栅极,其中所述第二 电流流经所述第一NMOS晶体管的源-漏通路。
5.根据权利要求4所述的锁相环电路,其中所述第一电流通路进一步 包括第二NMOS晶体管,其漏极连接到所述PMOS晶体管的漏极,其中所 述锁相环电路进一步包括第三NMOS晶体管,其栅极连接到所述第二 NMOS晶体管的栅极和漏极,其漏极连接到所述第一NMOS晶体管的漏极。
6.根据权利要求1所述的锁相环电路,进一步包括:
鉴频鉴相器,其具有用于接收来自所述锁相环电路外部的信号的第一 输入、第二输入和输出;
环路滤波器;
泵,其输入连接到所述鉴频鉴相器的输出,其输出连接到所述环路滤 波器的输入节点;以及
反馈分频器,其输入连接到所述电流控制振荡器的输出,其输出连接 到所述鉴频鉴相器的第二输入。
7.根据权利要求6所述的锁相环电路,其中所述锁相环电路不具有直 接连接到所述鉴频鉴相器的第一输入的附加的启动电路。
8.根据权利要求1所述的锁相环电路,其中所述压控振荡器配置为当 所述第二电流等于0时,所述输出AC信号的频率大于0Hz。
9.根据权利要求1所述的锁相环电路,其中所述组合电流等于所述第 一电流和所述第二电流的和。
10.一种锁相环电路,包括:
第一输入节点;
第一输出节点;
环路滤波器,其包括第二输出节点;
启动电路,包括:
第一电流通路,其包括第一PMOS晶体管,其中所述第一PMOS 晶体管的栅极连接到所述第二输出节点;以及
第二电流通路,其镜像所述第一电流通路的电流;
第三电流通路,其包括第一NMOS晶体管,其栅极连接到所述第二输 出节点,其中所述第二电流通路和所述第三电流通路并联;
第四电流通路,其串联到所述第二电流通路和所述第三电流通路;
第五电流通路,其镜像所述第四电流通路的电流;以及
电流控制振荡器,其包括接收所述第五电流通路的电流的第二输入节 点。
11.根据权利要求10所述的锁相环电路,其中所述第一电流通路进一 步包括第二NMOS晶体管,其漏极连接到所述第一PMOS晶体管的漏极, 其中所述第二电流通路包括第三NMOS晶体管,其栅极连接到所述第二 NMOS晶体管的栅极和漏极,其漏极连接到所述第一NMOS晶体管的漏极。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910205551.0/1.html,转载请声明来源钻瓜专利网。