[发明专利]储存装置及其运作方法有效
申请号: | 200910206832.8 | 申请日: | 2009-10-15 |
公开(公告)号: | CN102044297A | 公开(公告)日: | 2011-05-04 |
发明(设计)人: | 廖世先;刘育宗 | 申请(专利权)人: | 英华达股份有限公司 |
主分类号: | G11C16/06 | 分类号: | G11C16/06;H02H9/00;H03K19/173 |
代理公司: | 上海汉声知识产权代理有限公司 31236 | 代理人: | 胡晶 |
地址: | 中国台湾台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 储存 装置 及其 运作 方法 | ||
1.一种储存装置,其特征在于,包括:
一输入模块,当该储存装置耦接至一电子装置时,该输入模块自该电子装置接收一输入信号;
一保护模块,耦接至该输入模块,用以接收该输入信号并产生一输出信号;以及
一储存模块,耦接至该保护模块,用以接收该输出信号并根据该输出信号使该储存装置作动;
其中该保护模块对该输入信号进行一延迟处理以产生该输出信号,使得该输出信号与该输入信号之间具有一延迟时间(delay time)的差异。
2.如权利要求1所述的储存装置,其特征在于,其中该输入模块一通用序列总线(Universal Synchronous Bus,USB)。
3.如权利要求1所述的储存装置,其特征在于,其中该输入信号一电压信号或一电流信号。
4.如权利要求1所述的储存装置,其特征在于,其中该保护模块包括一可编程逻辑元件(Complex Programmable Logic Device,CPLD)。
5.如权利要求4所述的储存装置,其特征在于,其中该可编程逻辑元件包括:
一第一逻辑单元,耦接至该输入模块,该第一逻辑单元接收该输入信号并产生一第一信号;
一第二逻辑单元,用以产生一延迟(delay)信号;以及
一第三逻辑单元,耦接该第一逻辑单元与该第二逻辑单元,用以根据该第一信号与该延迟信号产生该输出信号。
6.如权利要求5所述的储存装置,其特征在于,其中该第二逻辑单元为一史密特触发器。
7.如权利要求4所述的储存装置,其特征在于,其中该保护模块进一步包括:
一电阻元件,耦接至该第一逻辑单元与该第三逻辑单元之间;以及
一电容元件,耦接至该电阻元件与该第二逻辑单元之间。
8.如权利要求7所述的储存装置,其特征在于,其中该电阻元件与该电容元件通过该第一信号进行充放电,以产生一第二信号。
9.如权利要求7所述的储存装置,其特征在于,其中该第二逻辑单元根据该第二信号产生该延迟信号。
10.如权利要求1所述的储存装置,其特征在于,其中该储存装置进一步包括一电池模块,该电池模块耦接至该保护模块与该储存模块之间,用以接收该输出信号并传送一第三信号至该储存模块。
11.一种运作一储存装置的方法,其特征在于,包括下列步骤:
(a)当该储存装置耦接至一电子装置时,该储存装置自该电子装置接收一输入信号;
(b)对该输入信号进行一延迟处理以产生一输出信号,其中该输出信号与该输入之间具有一延迟时间(delay time)的差异;以及
(c)接收该输出信号并根据该输出信号使该储存装置作动。
12.如权利要求11所述的方法,其特征在于,其中该输入信号为一电压信号或一电流信号。
13.如权利要求11所述的方法,其特征在于,其中步骤(b)包括下列子步骤:
(b1)接收该输入信号并产生一第一信号;
(b2)产生一延迟(delay)信号;以及
(b3)根据该第一信号与该延迟信号产生该输出信号。
14.如权利要求11所述的方法,其特征在于,其中该储存装置包括一电池模块,该电池模块用以接收该输出信号并传送一第三信号至该储存模块。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英华达股份有限公司,未经英华达股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910206832.8/1.html,转载请声明来源钻瓜专利网。