[发明专利]一种相变随机存储器无效

专利信息
申请号: 200910221079.X 申请日: 2009-11-03
公开(公告)号: CN101740121A 公开(公告)日: 2010-06-16
发明(设计)人: 缪向水;王嘉慧;韩武豪 申请(专利权)人: 华中科技大学
主分类号: G11C16/02 分类号: G11C16/02;G11C11/56
代理公司: 华中科技大学专利中心 42201 代理人: 曹葆青
地址: 430074 湖北*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 相变 随机 存储器
【权利要求书】:

1.一种相变随机存储器,其特征在于:它包括相变存储单元阵列(51)、字线译码器(52)、逻辑控制模块(53)、写入模块(54)、读出模块(55)和输入输出端口控制模块(56);

逻辑控制模块(53)分别接收来自于外部提供的芯片选通信号和芯片读写信号,经电路转换得到写使能信号和读使能信号,并将写使能信号输出至写入模块(54),将读使能信号输出至输入输出端口控制模块(56);

字线译码器(52)用于实现读写单元的选择;它分别接收外部的芯片选通信号和字线地址,将字线地址进行译码处理,通过选通的字线将字线选通信号输出至相变存储单元阵列(51);

令m为正整数,表示位线地址的位数,n为正整数,表示字线地址的位数,相变存储单元阵列(51)包括2m×2n个相变存储单元,各相变存储单元中的存储元件由相变材料制成;所述选通的字线上的2m位相变存储单元作为选中的写单元或读单元,;

输入输出端口控制模块(56)根据接收到的读使能信号确定I/O接口的信号流动方向,当读使能信号为低电平时,通过I/O接口接收来自于外部的带有存储信息的信号(Din),并输出至写入模块(54);当读使能信号为高电平时,接收读出模块(55)输出的带有存储阵列中存储信息的信号(Dout);

写入模块(54)的二个接收端分别与外部的第一、第二偏置电阻相连,写入模块(54)根据写使能信号,二个偏置电阻的电阻值,以及外部的带有存储信息的信号(Din),产生幅值和脉宽不同的电流,并将该电流输入至所选中的写单元;

读出模块(55)分别与外部的第三偏置电阻和相变存储单元阵列(51)连接,将选中的读单元的电阻值转换成电平信号输出,转换后的电平信号为带有存储阵列中存储信息的信号(Dout)。

2.根据权利要求1所述的相变随机存储器,其特征在于:该相变随机存储器还包括位线译码器(57),位线译码器(57)接收位线地址,输出位线选通信号至相变存储单元阵列(51)的位线。

3.根据权利要求1或2所述的相变随机存储器,其特征在于:逻辑控制模块(53)包括第一至第四反相器(INV1~INV4),以及第一、第二与非门(NAND1、NAND2);第一反相器(INV1)的输入端接芯片读写信号,其输出端与第一与非门(NAND1)的一个输入端相连,第一与非门(NAND1)的另一个输入端与第二与非门(NAND2)的一个输入端以及第二反相器(INV2)的输出端相连,第一与非门(NAND1)的输出端与第三反相器(INV3)的输入端相连;第二反相器(INV2)的输入端接外部提供的芯片选通信号,第二与非门(NAND2)的另一个输入端接芯片读写信号,其输出端与第四反相器(INV4)的输入端相连,第三反相器(INV3)输出写使能信号,第四反相器(INV4)输出读使能信号。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华中科技大学,未经华中科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200910221079.X/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top