[发明专利]一种串行和解串行的方法及装置有效
申请号: | 200910221571.7 | 申请日: | 2009-11-20 |
公开(公告)号: | CN101706763A | 公开(公告)日: | 2010-05-12 |
发明(设计)人: | 方小平;翟基海 | 申请(专利权)人: | 中兴通讯股份有限公司 |
主分类号: | G06F13/42 | 分类号: | G06F13/42 |
代理公司: | 北京派特恩知识产权代理事务所(普通合伙) 11270 | 代理人: | 蒋雅洁;王黎延 |
地址: | 518057 广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 串行 和解 方法 装置 | ||
1.一种串行和解串行的方法,其特征在于,该方法包括:
以通道数N为变量设置对串行数据进行编码的帧格式;本地接收端根据已 设置的帧格式将接收到的串行数据定位出帧头,并将串行数据转换成N位并行 数据;根据已设置的帧格式解析并行数据得到链路状态,并输出N位并行数据;
本地发送端将本地并行数据按设置的帧格式进行编码,根据本地接收端解 析所得的链路状态输出对应帧格式的并行数据;将并行数据转换成串行数据, 并利用倍频后的高速时钟输出串行数据。
2.根据权利要求1所述的串行和解串行的方法,其特征在于,所述将接收 到的串行数据定位出帧头之前,进一步包括:提取对方所发的串行数据中的时 钟,作为串行数据的采样时钟,用于串行数据向并行数据的转换。
3.根据权利要求1或2所述的串行和解串行的方法,其特征在于,所述输 出N位并行数据之前,进一步包括:参照对方所发的串行数据中的时钟对本地 时钟进行调节,保证本地时钟与对方所发的串行数据中的时钟同步。
4.根据权利要求1或2所述的串行和解串行的方法,其特征在于,所述将 并行数据转换成串行数据,并利用倍频后的高速时钟输出串行数据,具体为:
将本地N位并行数据和四位控制域数据转换成串行数据,将时钟倍频为本 地并行数据时钟的N+4倍,并将所述高速时钟对应的串行数据传输给对方。
5.一种串行和解串行的装置,其特征在于,该装置包括:设置模块、帧串 转并模块、帧格式解码模块、帧格式编码模块、帧并转串模块和时钟倍频模块; 其中,
所述设置模块,用于以通道数N为变量设置对串行数据进行编码的帧格式;
所述帧串转并模块,用于根据设置模块设置的帧格式将接收到的串行数据 定位出帧头,并将串行数据转换成N位并行数据并发送到帧格式解码模块;
所述帧格式解码模块,用于根据设置模块设置的帧格式解析并行数据得到 链路状态并通知帧格式编码模块,并输出N位并行数据;
所述帧格式编码模块,用于将本地并行数据按设置模块设置的帧格式进行 编码,根据帧格式解码模块解析所得的链路状态输出对应帧格式的并行数据并 发送到帧并转串模块;
所述帧并转串模块,用于将并行数据转换成串行数据,并用倍频后的高速 时钟输出串行数据;
所述时钟倍频模块,用于将本地时钟倍频为高速时钟,并发送到帧并转串 模块。
6.根据权利要求5所述的串行和解串行的装置,其特征在于,该装置进一 步包括时钟恢复模块,用于提取对方所发的串行数据中的时钟,并发送到帧串 转并模块;
相应的,所述帧串转并模块,具体用于利用串行数据中的时钟,根据已设 置的帧格式将串行数据转换成N位并行数据。
7.根据权利要求5或6所述的串行和解串行的装置,其特征在于,该装置 进一步包括时钟调节模块,用于帧格式解码模块输出N位并行数据之前,参照 对方所发的串行数据中的时钟调节本地时钟与对方所发的串行数据中的时钟同 步。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910221571.7/1.html,转载请声明来源钻瓜专利网。