[发明专利]存储装置以及用来存取非挥发性存储器的存储器控制器无效

专利信息
申请号: 200910226406.0 申请日: 2009-11-17
公开(公告)号: CN102063265A 公开(公告)日: 2011-05-18
发明(设计)人: 袁国华;陈肇男 申请(专利权)人: 智微科技股份有限公司
主分类号: G06F3/06 分类号: G06F3/06
代理公司: 上海专利商标事务所有限公司 31100 代理人: 任永武
地址: 中国台*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 存储 装置 以及 用来 存取 挥发性 存储器 控制器
【说明书】:

技术领域

发明有关一种存储装置,尤指一种可以主动对外部写入数据进行压缩的存储装置以及用来存取一非挥发性存储器的一存储器控制器。

背景技术

在一般的快闪存储器中,其每一个区块的抹除(erase)与写入(write)次数是有限制的,亦即,若是一区块的抹除与写入的次数超过一定值(例如10万次),则该区块很有可能会损毁,而造成快闪存储器无法继续使用。因此,为了延长快闪存储器的寿命,一般可以使用一种平均抹写储存区块技术(wear-leveling)将来自外部的数据平均地写入至快闪存储器中的每一个区块,或是其它类似的算法。然而,虽然上述算法能达到延长快闪存储器的效果,但如何进一步减少快闪存储器中区块的抹除以及写入次数以延长快闪存储器的寿命,仍是一重要的课题。

发明内容

因此,本发明的目的之一在于提供一种可以主动对外部写入数据进行压缩的存储装置以及用来存取一非挥发性存储器的一存储器控制器,以解决上述的问题。

依据本发明一方面提供的一种存储装置,包含有一非挥发性存储器以及一存储器控制器,其中该存储器控制器耦接于该非挥发性存储器,并用来存取该非挥发性存储器,且该存储器控制器与该非挥发性存储器是分别设置于两个独立的芯片中;当一外部数据欲写入至该非挥发性存储器时,该存储器控制器对该外部数据进行压缩,并将压缩后的外部数据储存至该非挥发性存储器中。

依据本发明另一方面提供一种用来存取一非挥发性存储器的存储器控制器,其中该存储器控制器与该非挥发性存储器是分别设置于两个独立的芯片中,且该存储器控制器包含有一压缩/解压缩处理器。该压缩/解压缩器是用来对一外部数据进行压缩,并将压缩后的外部数据储存至该非挥发性存储器。

依据本发明又一方面的提供一种存储装置,包含有一非挥发性存储器、一存储器控制器以及一压缩/解压缩处理器。该非挥发性存储器是设置于一第一芯片中;该存储器控制器耦接于该非挥发性存储器,且用来存取(Access)该非挥发性存储器;该压缩/解压缩处理器耦接该存储器控制器,其中该存储器控制器以及该压缩/解压缩处理器是设置于一第二芯片中,且该第二芯片是不同于该第一芯片。当一外部数据欲写入至该非挥发性存储器时,该压缩/解压缩处理器对该外部数据进行压缩,并将压缩后的外部数据通过该存储器控制器储存至该非挥发性存储器中。

依据本发明的存储装置以及存储器控制器,外部数据是先经过压缩后才会储存至快闪存储器中,因此,可以减少快闪存储器中区块的抹除以及写入次数,进而延长快闪存储器的寿命。

附图说明

图1为依据本发明一第一实施例的存储装置的示意图。

图2为依据本发明一第二实施例的存储装置的示意图。

具体实施方式

请参考图1,图1为依据本发明一第一实施例的存储装置100的示意图。如图1所示,存储装置100包含有一接口电路110、一实体层(physical layer)处理装置121、一接口控制器122、一总线123、一存储器124、一处理器125以及一快闪存储器控制器126以及一非挥发性存储器(在本实施例中是以快闪存储器电路130为例),其中快闪存储器控制器126包含有一压缩/解压缩处理器128。此外,接口电路110可以为串行先进技术附加装置(Serial Advanced Technology Attachment,SATA)接口、通用串行总线(Universal Serial Bus,USB)接口或是外围元件互连(Peripheral Component Interconnect Express,PCIE)接口其中之一,也可以是结合USB以及SATA接口,或是USB、SATA以及PCIE接口的任意组合;此外,实体层处理装置121可以依据接口电路的规格而采用SATA、USB或是PCIE实体层处理装置,或是USB、SATA以及PCIE实体层处理装置的任意组合;且接口控制器122亦可以依据接口电路的规格而采用SATA、USB或是PCIE接口控制器,或是USB、SATA以及PCIE接口控制器的任意组合;存储装置100可为一可携式存储装置,且可以与一电脑主机140中的接口插座150连结。此外,快闪存储器电路130是设置于至少一第一芯片中(亦即,快闪存储器电路130可以为一个或多个芯片),而实体层处理装置121、接口控制器122、总线123、存储器124、处理器125以及快闪存储器控制器126是设置于一第二芯片中,且该第二芯片与至少该第一芯片分别为独立的芯片。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于智微科技股份有限公司,未经智微科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200910226406.0/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top