[发明专利]一种零伏电压检测电路及其检测方法无效

专利信息
申请号: 200910228089.6 申请日: 2009-11-09
公开(公告)号: CN101762737A 公开(公告)日: 2010-06-30
发明(设计)人: 张小兴;戴宇杰;林鹏程;吕英杰 申请(专利权)人: 天津南大强芯半导体芯片设计有限公司
主分类号: G01R19/00 分类号: G01R19/00;H03K17/28
代理公司: 暂无信息 代理人: 暂无信息
地址: 300457 天津市*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 电压 检测 电路 及其 方法
【说明书】:

(一)技术领域:

发明涉及一种电压检测电路及其检测方法,尤其是一种零伏电压检测电路及其检测方法。

(二)背景技术:

在脉冲宽度调制系统中,通过增加零伏电压检测电路来消除功率管输出的振荡,从而提高转换效率及降低输出电压噪声。一般的零伏电压检测电路是通过将功率管输出电压与零伏进行比较,获得的信号对电感开关进行控制,以消除电感电流降为0时输出电压倒流产生的振荡。由于N型与P型功率管的控制延时,这种方式会出现误动作毛刺,增加了输出电压的噪声,为了消除这种毛刺,需要对这种电路进行改进。

(三)发明内容:

本发明的目的在于设计一种零伏电压检测电路及其检测方法,它可以克服现有技术的不足,消除普通零伏电压检测电路的误动作毛刺,从而降低脉冲宽度调制系统输出电压的噪声,提高转换效率及降低输出电压噪声。

本发明的技术方案:一种零伏电压检测电路,包括时钟输入信号DRV端子、零伏电压GND端子、检测电压输入信号LX端子、输出驱动信号DRVP端子、输出驱动信号DRVN端子、输出开关控制信号LXSW端子,其特征在于它是由零伏比较单元、Non-overlap信号生成单元和输出开关控制信号生成单元构成;其中,所说的零伏比较单元的正向输入端连接零伏电压GND端子,其负向输入端连接检测电压输入信号LX端子,其输出端与Non-overlap信号生成单元的输入端连接;所说的Non-overlap信号生成单元的输入端连接时钟输入信号DRV端子,输出端连接输出驱动信号DRVP端子、输出驱动信号DRVN端子和输出开关控制信号生成单元的输入端;所说的输出开关控制信号生成单元的输出端连接输出开关控制信号LXSW端子。

上述所说的零伏比较单元由比较器COMP构成,其正向输入端与零伏电压GND连接,负向输入端与电压输入LX连接,输出端连接与门AND2的输入端。

上述所说的Non-overlap信号生成单元由反相器INV1、反相器INV2、与非门NAND1、与门AND1、缓冲驱动器BUF1、缓冲驱动器BUF2、延迟单元Delay1和延迟单元Delay2构成;其中,所说的反相器INV1的输入端与时钟输入信号DRV端子连接,输出端连接与非门NAND1的一个输入端;所说的反相器INV2的输入端与延时单元Delay2的输出端连接,输出端连接与非门NAND1的另一个输入端;所说的与非门NAND1的输出端与缓冲驱动器BUF1连接;所说的与门AND1的三个输入端分别与时钟输入信号DRV端子、比较器COMP的输出端及延时单元Delay1的输出端连接,其输出端与缓冲驱动器BUF2连接;所说的缓冲驱动器BUF1的输出端DRVP端子与延迟单元Delay1的输入端连接;所说的缓冲驱动器BUF2的输出端DRVN端子与延迟单元Delay2的输入端连接。

上述所说的输出开关控制信号生成单元由延迟单元Delay3、反相器INV3及与门AND2构成;其中,延迟单元Delay3的输入端与延迟单元Delay1的输出端连接,输出端连接与门AND2的1个输入端;所说的反相器INV3的输入端与缓冲驱动器BUF2的输出端DRVN端子以及延迟单元Delay2的输入端连接,其输出端连接与门AND2的第2个输入端;所说的与门AND2第3个输入端分别与时钟输入信号DRV端子连接,其输出端连接输出开关控制信号LXSW端子。

一种零伏电压检测电路的检测方法,其特征在于它是由以下步骤构成:

①时钟信号输入端子DRV采集时钟信号DRV,在DRV为高电平时,与非门NAND1的输出被置为高电平,经缓冲驱动器BUF1后输出给DRVP端子;DRVP信号经延时单元Delay1延时后将AND1的输出置为高电平,然后经缓冲驱动器BUF2后输出给DRVN端子;DRVN信号经延时单元Delay2延时及反相器INV2反相后,将低电平信号传给与非门NAND1,使与非门NAND1保持高电平输出。

在DRV变为低电平时,与门AND1的输出先被置为低电平,然后经缓冲驱动器BUF2后输出给DRVN端子;DRVN信号经延迟单元Delay2及反相器INV2后,将与非门NAND1的输出置为低电平,然后经缓冲驱动器BUF1后输出给DRVP。

这样,每次信号翻转都会通过延迟单元,从而得到了相互不交叠的信号DRVP与DRVN;

②检测电压端子LX采集检测电压输入信号,通过比较器COMP与零伏电压GND进行比较,在检测电压LX高于零伏电压GND时,输出低电平,强制与门AND1置低,然后经缓冲驱动器BUF2输出给DRVN;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津南大强芯半导体芯片设计有限公司,未经天津南大强芯半导体芯片设计有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200910228089.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top