[发明专利]一种混合模式AGC环路有效

专利信息
申请号: 200910302631.8 申请日: 2009-05-26
公开(公告)号: CN101557205A 公开(公告)日: 2009-10-14
发明(设计)人: 郭桂良;阎跃鹏;杜占坤 申请(专利权)人: 中国科学院微电子研究所
主分类号: H03G3/20 分类号: H03G3/20;H03G3/30;H03K21/00
代理公司: 北京市德权律师事务所 代理人: 王建国
地址: 100029北京市朝*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 混合 模式 agc 环路
【说明书】:

技术领域

发明涉及电子技术领域,特别涉及一种混合模式AGC环路。

背景技术

自动增益控制技术(AGC,Automatic Gain Control)广泛地应用于各类电子系统中,用于增大电子系统的动态范围。一个AGC主要由可变增益放大器(VGA,VariableGain Amplifier)和检测控制电路两部分组成;检测控制电路用于检测VGA输出信号的幅度,并通过一定的算法产生控制信号来调整VGA的输出增益,使VGA输出信号的幅度不随其输入而变化。现有技术中,检测控制电路有两种实现方法:其一,是采用模拟方法检测VGA输出信号的峰值,并对峰值信号进行低通滤波及放大后,反馈回VGA,进而控制VGA输出信号的增益;其二,是采用数字方法检测VGA输出信号的峰值,并对峰值信号进行一定处理后,产生数字控制量,来调整VGA的输出信号增益。

但是,上述两种检测控制电路的实现方法都存在缺陷;首先,模拟检测控制方法难以实现较宽增益范围的控制,并且AGC速度较慢;其次,数字检测方法虽然可以获得较宽增益范围的控制,但是如果电子系统没有A/D转换器,那么AGC是无法实现的。

发明内容

为了解决模拟检测控制方法无法实现较宽增益范围的控制,AGC速度慢,以及数字检测方法有时无法实现AGC等问题,本发明提供了一种混合模式AGC环路,所述AGC环路包括VGA模块、峰值检测器、速度可变积分器、比较器、计数器、阈值控制器和增益控制器;

所述VGA模块,与所述峰值检测器、速度可变积分器和增益控制器相连,用于接收外部输入信号,并根据所述速度可变积分器输出控制信号的大小对输入信号进行放大,将放大后的输入信号发送给所述峰值检测器,以及接收所述增益控制器输出的控制信号;

所述峰值检测器,与所述VGA模块和速度可变积分器相连,用于检测所述VGA模块发送的输出信号的峰值大小,并将峰值发送给所述速度可变积分器;

所述阈值控制器,与所述速度可变积分器相连,用于在外部控制信号的控制下,选择输出不同的阈值;

所述速度可变积分器,与所述峰值检测器、阈值控制器、VGA模块和比较器相连,用于比较所述峰值检测器输出的峰值与所述阈值控制器输出的阈值之间的大小,如果所述峰值检测器输出的峰值大于所述阈值控制器输出的阈值,则根据所述阈值控制器的外部控制信号的选择模式进行负积分,否则进行正积分,并输出控制信号;

所述比较器,与所述计数器和速度可变积分器相连,用于比较所述速度可变积分器输出的控制信号与外部比较信号的大小,并根据比较结果发送控制信号给所述计数器;

所述计数器,与所述比较器和增益控制器相连,用于根据所述比较器发送的控制信号和外部时钟信号进行计数,并将计数结果发送给所述增益控制器;

所述增益控制器,与所述计数器和VGA模块相连,用于根据所述计数器发送的计数结果,向所述VGA模块发送表示增加增益或降低增益的控制信号。

所述VGA模块包括信号输入端,信号输出端和控制信号输入端;所述信号输入端输入差分中频信号,所述控制信号输入端输入的控制信号为模拟增益控制信号或数字增益控制信号。

所述VGA模块由多个数字放大子单元和一个模拟放大子单元组成;一个数字放大子单元的输入端与所述VGA模块的信号输入端相连;每个数字放大子单元彼此相互连接,并且最后一个数字放大子单元的输出端与所述模拟放大子单元的输入端相连;所述模拟放大子单元的输出端与所述VGA模块的信号输出端相连。

所述峰值检测器包括信号输入端和信号输出端;所述信号输入端与所述VGA模块的信号输出端相连;所述峰值检测器通过所述信号输出端将峰值信息发送给所述速度可变积分器。

所述阈值控制器包括控制信号输入端和输出端;所述控制信号输入端与外部控制信号相连,所述输出端输出不同的阈值。

所述速度可变积分器包括控制信号输入端、阈值输入端、峰值输入端和积分输出端;所述控制信号输入端用于选择不同的积分常数;所述峰值输入端输入的信号和阈值输入端输入的信号的大小,用于确定积分的方向。

所述比较器包括第一比较器和第二比较器;所述第一比较器和第二比较器分别包括两个输入端和一个输出端;一个输入端接外部输入信号,另一个输入端与所述速度可变积分器的积分输出端相连;所述第一比较器的输出端用于发送递增计数使能控制信号给所述计数器;所述第二比较器的输出端用于发送递减计数使能控制信号给所述计数器。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200910302631.8/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top