[发明专利]时序改善电路无效
申请号: | 200910302891.5 | 申请日: | 2009-06-03 |
公开(公告)号: | CN101908878A | 公开(公告)日: | 2010-12-08 |
发明(设计)人: | 陈齐杰 | 申请(专利权)人: | 鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司 |
主分类号: | H03K19/0175 | 分类号: | H03K19/0175;G06F1/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518109 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时序 改善 电路 | ||
技术领域
本发明涉及一种时序改善电路,特别是一种电脑关机时序改善电路。
背景技术
PC(Personal Computer,个人电脑)电源不仅输出电压,还要与主板有信号联系,两者在时间次序上有一定的关系,称作时序。时序是电源与主板良好配合的重要条件,也是导致电脑无法正常开关机,以及电源与主板不兼容的最常见原因。
时序中最重要的是电源输出电压(3V、5V、12V等)与P.G(Power good,电源良好)信号及PSON#(Power On,开启电源)信号之间的关系。P.G信号由电源控制,代表电源是否准备好,PSON#信号则由主板控制,表示是否要开机。
电脑开关机的工作过程如下:电源在交流线通电后,输出一个电压+5VSB(备份电源)到主板,主板上的少部分线路开始工作,并等待开机的操作,这叫做待机状态;当按下主机开关时,主板就把PSON#信号变成低电平(0V~0.8V),电源接到低电平的PSON#信号后开始启动并产生所有的输出电压,在所有输出电压正常建立后的0.1~0.5秒内,电源将会把P.G信号变成高电平(2.4V~5.25V)传回给主板,表示电源已经准备好,然后主板开始启动和运行
正常关机时,主板在完成所有关机操作后,把PSON#信号恢复成高电平(2V~5.25V),电源关闭所有输出电压和P.G信号,只保留+5VSB输出,整个主机又恢复到待机状态。当非正常关机时,主板无法给出关机信号,此时电源会探测到交流电断电,并把P.G信号变为低电平(0V~0.4V)通知主板,主板立刻进行硬件的紧急复位,以保护硬件不会受损。
当PSON#信号恢复成高电平之后,主板电源接口输出低电平的P.G信号给南桥、北桥,以通知主板的芯片组在保存数据后再关闭电源,以免导致数据丢失。但是由于P.G信号在PSON#信号恢复成高电平之后跳变为低电平存在延时,可能在南桥、北桥的电源关闭后低电平的P.G信号才传送到所述南桥、北桥,导致关机时序不良、数据丢失等后果。
发明内容
鉴于以上内容,有必要提供一种时序改善电路。
一种时序改善电路,包括一第一信号传送电路,所述第一信号传送电路将电源良好信号传送至主板上的芯片组,电脑关机时,所述电源良好信号在休眠控制信号跳变为低电平后经过延时跳变为低电平,所述时序改善电路还包括一发送所述休眠控制信号的第二信号传送电路,在所述延时时间内,所述第二信号传送电路将低电平的休眠控制信号传送至所述芯片组用于接收所述电源良好信号的接口。
相较于现有技术,本发明时序改善电路利用所述第二信号传送电路使跳变为低电平的休眠控制信号先于所述电源良好信号传送至所述芯片组,加快了信号传输时间,以提前通知所述芯片组进行后续动作,改善电脑关机时序。
附图说明
图1是本发明较佳实施方式时序改善电路的组成框图。
图2是本发明较佳实施方式时序改善电路的电路图。
图3是SLP_S3#信号、PSON#信号及P.G信号的时序图。
具体实施方式
请参阅图1,本发明时序改善电路较佳实施方式包括一第一信号传送电路10、一第二信号传送电路20及一非门组合电路30。所述第一信号传送电路10的输入端接入由Super I/O(图未视)发出的P.G信号,所述第二信号传送电路20输入端接入SLP_S3#信号(S3休眠控制信号),所述第一信号传送电路10及所述第二信号传送电路20均通过所述非门组合电路30连接至北桥芯片组40及南桥芯片组50用于接收所述P.G信号的接口(P.G引脚)。
请参阅图2,所述第一信号传送电路10包括一第一晶体管Q1及一第二晶体管Q2(均为NPN型三极管)。所述第一晶体管Q1的基极B1通过一电阻B1连接至所述P.G信号,集电极C1通过一电阻R2接正5V的备份电源(+5VSB),发射极E1接地。所述第二晶体管Q2的基极B2与所述第一晶体管Q1的集电极C1相连,集电极C2通过一电阻R3接一正3.3V的备份电源(+3.3VSB)并与所述非门组合电路30的输入端相连,发射极E2接地。
所述第二信号传送电路20包括一第三晶体管Q3及一第四晶体管Q4,所述第三晶体管Q3为NPN型三极管,所述第四晶体管Q4为N沟道增强型MOS管。所述第三晶体管Q3的基极B3通过一电阻R4连接至所述SLP_S3#信号,集电极C3通过一电阻R5接正5V的备份电源(+5VSB),发射极E3接地。所述第四晶体管Q4的栅极G与所述第三晶体管Q3的集电极C3相连,漏极D与所述第二晶体管Q2的集电极C2及所述非门组合电路30的输入端相连,源极S接地。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司,未经鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910302891.5/2.html,转载请声明来源钻瓜专利网。