[发明专利]开关电路无效
申请号: | 200910305056.7 | 申请日: | 2009-07-31 |
公开(公告)号: | CN101989851A | 公开(公告)日: | 2011-03-23 |
发明(设计)人: | 陈旸元;谢明志 | 申请(专利权)人: | 鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司 |
主分类号: | H03K17/00 | 分类号: | H03K17/00;H03K17/60;G05B19/04 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518109 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 开关电路 | ||
1.一种开关电路,包括一电源输入端、一第一开关模块、一第二开关模块、一第一延迟比较模块、一第二延迟比较模块、一软件复位信号端、一硬件复位信号端及一处理模块,所述第一开关模块包括一按钮及一PNP型三极管,所述电源输入端通过一第一电阻及所述按钮接地,所述电源输入端还通过一第二电阻及一第三电阻与所述第二延迟比较模块的输入端及输出端对应连接,所述PNP型三极管基极连接第一电阻与按钮的节点及软件复位信号端,发射极连接所述电源输入端,集电极连接第一延迟比较模块的输入端并通过一第四电阻接地,所述第二开关模块的控制端与所述软件复位信号端相连,第一端连接第一延迟比较模块的输出端,第二端连接所述第二电阻与所述第二延迟比较模块的节点,所述硬件复位信号端与所述第二延迟比较模块输出端相连,所述软件复位信号端、硬件复位信号端均与所述处理模块相连,所述处理模块中存储一预设时间,在所述按钮未按下时,所述第一延迟比较模块输出高电压,所述软件复位信号端、硬件复位信号端均为高电压,按钮按下时,软件复位信号端变为低电压,硬件复位信号端仍为高电压,第一延迟比较模块输出低电压,第二开关模块将第一延迟比较模块及第二延迟比较模块断开,松开键按后,第一延迟比较模块先输出低电压后输出高电压,软件复位信号端变为高电压,第二开关模块导通,在松开键按后经第二延迟比较模块延迟一时间后所述硬件复位信号端变为低电压,然后所述硬件复位信号端又变为高电压,如果所述按钮被按下持续的时间达到所述处理模块中存储的预设时间,所述处理模块控制电脑软件复位,否则执行硬件复位。
2.如权利要求1所述的开关电路,其特征在于:所述处理模块包括一读取单元,一设定单元、一判断单元及一执行单元,所述读取单元读取所述软件复位信号端及硬件复位信号端的电压,所述设定单元设定所述预设时间,所述判断单元判断所述软件复位信号端及硬件复位信号端的电压,所述执行单元根据所述判断单元判断的结果对系统进行操作。
3.如权利要求1所述的开关电路,其特征在于:所述第一延迟比较模块包括一电阻、一电容、一双运算放大器及一参考电源,所述电阻一端与所述PNP型三极管的发射极连接,另一端通过所述电容接地,所述双运算放大器的负输入端连接所述电阻与所述电容的节点,所述双运算放大器的正输入端通过所述参考电源接地。
4.如权利要求1所述的开关电路,其特征在于:所述第二开关模组包括一NPN型三极管及一电阻,所述NPN型三极管的基极通过所述电阻与所述PNP型三极管的基极连接,所述三极管的集电极与所述第一延迟比较模块的输出端连接,所述三极管的发射极连接所述第二延迟比较模块的输入端与所述第二电阻的节点。
5.如权利要求4所述的开关电路,其特征在于:所述NPN型三极管的集电极还一电容接地。
6.如权利要求4所述的开关电路,其特征在于:所述NPN三极管发射极通过一电容接地。
7.如权利要求1所述的开关电路,其特征在于:所述第二延迟比较模块包括一电容、一电阻、一双运算放大器及一参考电源,所述电阻的一端作为所述第二延迟比较模块的输入端,另一端通过所述电容接地,所述所述双运算放大器的正输入端连接所述电阻与所述电容的节点,所述双运算放大器的负输入端连接所述参考电源后接地,所述双运算放大器的输出端作为所述第二延迟比较模块的输出端。
8.如权利要求7所述的开关电路,其特征在于:所述双运算放大器的输出端还通过一电容接地。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司,未经鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910305056.7/1.html,转载请声明来源钻瓜专利网。