[实用新型]双通道数字射频存储板无效
申请号: | 200920109021.1 | 申请日: | 2009-06-29 |
公开(公告)号: | CN201465562U | 公开(公告)日: | 2010-05-12 |
发明(设计)人: | 李云杰;史宏飞;孙国营;江海清 | 申请(专利权)人: | 北京理工大学 |
主分类号: | G11C5/00 | 分类号: | G11C5/00;G06F1/16;G06F17/00 |
代理公司: | 北京理工大学专利中心 11120 | 代理人: | 张利萍 |
地址: | 100081 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 双通道 数字 射频 存储 | ||
1.一种双通道数字射频存储板,其特征在于包括:电源模块、ADC数据采集模块、DAC数据回放模块、DDR2存储模块、FPGA采集控制模块、FPGA回放控制模块、DSP通信控制模块、模拟信号输入接口模块、模拟信号输出接口模块、PCI接口模块、RapidIO接口模块、自定义总线接口模块,其中:
电源模块用于向板上各功能模块提供工作电压;
模拟信号输入接口模块与ADC数据采集模块相连,负责接收外部输入的两路模拟信号,并将这两路信号输出给ADC数据采集模块;
ADC数据采集模块包括两个ADC数据采集子模块,每个子模块包括一片双通道1GSPS ADC芯片,负责将模拟信号输入接口模块传输来的模拟信号高速地转换为数字信号并输出给FPGA采集控制模块;
FPGA采集控制模块包括两个FPGA采集控制子模块,负责完成对ADC数据采集模块输入的数据的缓存和处理,缓存下来的数据既可存入DDR2存储模块,也可经处理后送入FPGA回放控制模块,用于DAC数据回放模块的回放,还可以通过DSP通信控制模块输出给上位机;
FPGA回放控制模块分别与DSP通信控制模块、FPGA采集控制模块以及DAC数据回放模块相连,负责将DSP通信控制模块或者FPGA采集控制模块提供的数据处理并传输给DAC数据回放模块,从而实现数据的回放;
DAC数据回放模块包括两个DAC数据回放子模块,每个子模块包括一片单通道1.2GSPS DAC芯片,负责接收FPGA回放控制模块提供的数字信号并高速地转换为模拟信号并输出给模拟信号输出接口模块;
模拟信号输出接口模块负责接收DAC数据回放模块输出的两路模拟信号并输出给板卡外部;
DDR2存储模块包括两个DDR2存储子模块,分别与FPGA采集控制模块和DSP通信控制模块相连,用于存储采集和回放的数据;
DSP通信控制模块负责控制整个板卡的工作,该模块除了与FPGA采集控制模块和FPGA回放控制模块相连以外,还通过PCI接口模块和RapidIO接口模块实现与外部的高速数据通道;
PCI接口模块与DSP通信控制模块相连,负责实现存储板与上位机之间的PCI通道;
RapidIO接口模块与DSP通信控制模块相连,负责实现存储板与外部的高数数据通道;
自定义总线接口模块与FPGA采集控制模块相连,可以将FPGA采集控制模块输出的数据直接高速传输给外部板卡。
2.根据权利要求1所述的一种双通道数字射频存储板,其特征在于:使用CPCI 6U标准板型,工作在工业控制计算机平台上,ADC数据采集模块使用Atmel公司的AT84AD001BITD芯片,DAC数据回放模块使用Analog公司的AD9736BBC芯片、DDR2存储模块使用Micron公司的MT47H64M16芯片、FPGA采集控制模块使用Xilinx公司的XC4VSX55型FPGA芯片、FPGA回放控制模块使用Xilinx公司的XC5VLX30型FPGA芯片、DSP通信控制模块使用TI公司的TMS320C6455型DSP。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京理工大学,未经北京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200920109021.1/1.html,转载请声明来源钻瓜专利网。