[实用新型]一种GPS及PTP双路输入纳秒级同步组网时钟无效
申请号: | 200920211704.8 | 申请日: | 2009-11-02 |
公开(公告)号: | CN201563122U | 公开(公告)日: | 2010-08-25 |
发明(设计)人: | 邱祖雄;朱亚;张强 | 申请(专利权)人: | 上海泰坦通信工程有限公司 |
主分类号: | H04B7/185 | 分类号: | H04B7/185;H04B7/26;H04L7/00;H04L29/06 |
代理公司: | 上海申汇专利代理有限公司 31001 | 代理人: | 翁若莹 |
地址: | 201204 上海市浦东新区张*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 gps ptp 输入 纳秒级 同步 组网 时钟 | ||
1.一种GPS及PTP双路输入纳秒级同步组网时钟,包括GPS接收机,其特征在于,GPS接收机连接PTP时标单元,PTP时标单元一端连接局域网,另一端连接单板计算机。
2.如权利要求1所述的一种GPS及PTP双路输入纳秒级同步组网时钟,其特征在于,所述PTP时标单元包括FPGA,FPGA分别连接物理层控制器、Mac控制器及集成编程存储控制器,物理层控制器通过LED控制电路连接RJ45接口,Mac控制器及集成编程存储控制器通过USB集线器连接所述单板计算机,集成编程存储控制器连接FPGA配置控制器。
3.如权利要求1所述的一种GPS及PTP双路输入纳秒级同步组网时钟,其特征在于,所述PTP时标单元包括FPGA,FPGA分别连接物理层控制器、MAC控制器、集成编程存储控制器、振荡器、过滤和驱动电路、驱动电路及指示灯,物理层控制器通过LED控制电路连接RJ45接口,Mac控制器及集成编程存储控制器通过USB集线器连接所述单板计算机,集成编程存储控制器连接FPGA配置控制器、并通过模/数转换电路连接振荡器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海泰坦通信工程有限公司,未经上海泰坦通信工程有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200920211704.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:主轴清洁棒
- 下一篇:一种并联电抗器器身定位装置