[实用新型]3G-SDI高清数字视频信号发生器无效
申请号: | 200920248077.5 | 申请日: | 2009-11-13 |
公开(公告)号: | CN201682555U | 公开(公告)日: | 2010-12-22 |
发明(设计)人: | 周春雷;刘兴华 | 申请(专利权)人: | 大连科迪视频技术有限公司 |
主分类号: | H04N5/00 | 分类号: | H04N5/00;H04N7/035 |
代理公司: | 大连八方知识产权代理有限公司 21226 | 代理人: | 任洪成 |
地址: | 116023 辽宁省大*** | 国省代码: | 辽宁;21 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | sdi 数字视频 信号发生器 | ||
技术领域
本实用新型属于电子信息领域中的视音频技术领域,涉及一种数字视频信号发生器。
技术背景
随着科技的日益发展,人们的物质生活水平越来越高。在广播电视行业,模拟电视逐渐被数字视频显示仪器所代替,而相关的视音频行业也开始越发关注3G-SDI(3Gbps速率的串行数字接口)的发展。数字电视信号清晰度已经由标准清晰度的720×576i(隔行扫描)发展为1280×720p(逐行扫描)和1920×1080i,而最新的高清晰度数字电视信号达到了1920×1080p,即3G高清数字电视信号。目前的显示器普遍能够支持1080p的信号输入,作为信号源也有一些DVD和高清播放机支持1080p模拟分量信号输出和HDMI(高清晰度多媒体接口)输出。但是3G-SDI信号发生器提供的带宽很大,码率是高清SDI信号源的2倍,这样各个方面的技术指标都要提升,而且对低抖动的要求更高,这些都将增加3G-SDI信号发生器的设计难度。
发明内容
为了克服以上技术问题,本实用新型提供了一种3G-SDI高清数字视频信号发生器。它是基于FPGA(现场可编程逻辑阵列)的3G-SDI信号发生器,通过FPGA的编程算法产生多种规定格式的3G-SDI数字视频测试信号,信号格式向下兼容,支持SD-SDI(标准清晰度的串行数字接口)和HD-SDI(高清晰度的串行数字接口),并且支持嵌入音频功能。同时,利用USB(通用串行总线)接口和SD(安全数码卡)/MMC(多媒体卡)接口还可以输出用户自定义编程的动态或静态测试信号。
为实现以上目的,本实用新型的技术方案是:
3G-SDI高清数字视频信号发生器包括振荡器1、精密时钟调整器2、控制按键6、显示器7、FPGA8、并串转换器9及电源10;振荡器1与精密时钟调整器 2相连接,FPGA8与除振荡器1之外的各部件相连接;FPGA8中预存数字视频信号的模式和格式,FPGA8的IP核内存有生成静态图像的算法。
该信号发生器的工作原理是:振荡器1产生时钟信号;然后用户通过控制按键6对FPGA8做出命令,选择输出的信号模式和信号格式,精密时钟调整器2接收FPGA8传来的指令,把振荡器产生的时钟信号调制成与选择的信号模式及格式相应的振荡频率范围,输入至FPGA8中;FPGA8选择IP核中相对应的内部算法,生成一帧测试图像,然后对这一过程进行重复,根据用户选择的格式以并行数字信号格式输出,使用精密时钟调整器2调制的振荡频率作为时钟控制输出并行数字信号的传输速率;最后,并串转换器9对并行输出的信号进行并串转换处理,得到串行数字信号,并达到要求模式的标准传输速率。
显示器7实时显示输出信号的模式及格式;
电源10为FPGA 8及周边芯片供电。
本实用新型的进一步改进是:该信号发生器还设有USB接口3、SD/MMC卡接口4和同步动态随机存储器5,三者均与FPGA8相连接。用户可通过USB接口3或SD/MMC卡接口4输入自定义的图像信号至FPGA 8,FPGA 8通过其IP核的内部算法,将输入的串行信号转化成并行信号并存入SDRAM 5中,然后以较高速率输入到FPGA 8中,根据选择格式经预设算法将信号重新编排,生成要求的并行数字信号。再以精密时钟调整器2调制的振荡频率作为时钟控制输出并行数字视频信号的传输速率。
本信号发生器能产生的信号格式有11种:在2.97Gbps速率下生成输出1080p@50Hz、1080p@59.94Hz、1080p@60Hz格式的数字视频信号;在1.485Gbps和1.483Gbps速率下生成输出1080i@50Hz、1080i@59.94Hz、1080i@60Hz、720p@50Hz、720p@59.94Hz和720p@60Hz格式的数字视频信号;标清范围中生成输出480i和576i格式的信号。
本信号发生器预存的信号模式有9种:彩条信号、频率扫描信号、黑场信号、病态矩阵信号、亮度坡度信号、Y/C全范围斜坡信号、SMPTE 75%条形信号、SMPTE RP219条形信号及亮度脉冲与条形信号。
本本信号发生器的另一改进是:可在每条并行数字信号通道中嵌入音频信号, 再通过并串转换器9对视音频信号进行并串转换处理,输出含有嵌入式音频的串行数字信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大连科迪视频技术有限公司,未经大连科迪视频技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200920248077.5/2.html,转载请声明来源钻瓜专利网。