[实用新型]walsh序列扩频装置无效
申请号: | 200920251322.8 | 申请日: | 2009-12-04 |
公开(公告)号: | CN201577090U | 公开(公告)日: | 2010-09-08 |
发明(设计)人: | 张鹏泉;曹晓冬;谢建庭;范玉进;赵维兵;宋光伟;李柬;苏红;孙光 | 申请(专利权)人: | 天津光电通信技术有限公司 |
主分类号: | H04B1/707 | 分类号: | H04B1/707;H04J11/00 |
代理公司: | 天津中环专利商标代理有限公司 12105 | 代理人: | 胡京生 |
地址: | 300211*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | walsh 序列 装置 | ||
技术领域
本实用新型涉及通信领域中的扩频通信系统,特别涉及一种用于无线通信系统中使用的walsh序列扩频装置。
背景技术
利用walsh序列进行扩频是一种广泛使用的扩频方式,目前的walsh序列扩频装置在进行扩频运算时候都是采用按址读取存储器的方法,在进行高阶处理时候需要占用很大的资源。而且都是针对某一种需求设计的扩频装置,只能用于特定的情况而不具备通用性和灵活性。
发明内容
鉴于现有技术存在的的问题,本实用新型提供一种可进行高阶配置的、运算迅速的walsh序列扩频装置。
本实用新型为实现上述目的,所采取的技术方案是:一种Walsh序列扩频装置,包括可编程逻辑器件,其特征在于:还包括控制端口、数据输入端口、数据输出端口,所述可编程逻辑器件的内部结构为控制器通过控制线与Walsh序列发生器连接;所述控制端口通过控制总线与控制器连接,所述数据输入端口及数据输出端口分别与Walsh序列发生器连接。
本实用新型的特点是:
1、可产生2n/n倍(3≤n≤12)的walsh扩频码,配置简单;
2、采用多路并行运算结构,运算迅速,不需要变换码存储器;
3、采用可编程逻辑器件实现,结构简单,可靠性高。
附图说明
图1为本实用新型电路连接框图并作为摘要附图。
图2为本实用新型walsh序列发生器的电路连接框图。
图3为控制端口示意图。
具体实施方式:
如图1所示,Walsh序列扩频装置,包括现场可编程逻辑器件(FPGA),还包括控制端口、数据输入端口、数据输出端口,可编程逻辑器件的内部结构为控制器通过控制线与Walsh序列发生器连接;控制端口通过控制总线与控制器连接,数据输入端口及数据输出端口分别与Walsh序列发生器连接。
如图2所示,Walsh序列发生器采用多路并行运算结构,包括串并转换器、输入缓冲寄存器、位乘法器、位累加器、输出缓冲寄存器及计数器,所述串并转换器依次与输入缓冲寄存器、位乘法器、位累加器、输出缓冲寄存器连接,所述计数器与位乘法器连接。walsh序列发生器可以产生2n/n倍(3≤n≤12)walsh序列扩频码。
如图3所示,控制端口所示的扩频控制方式为:控制总线由扩频方式控制线和扩频时序控制线组成,通过扩频方式控制线由多位地址线组成,可以对walsh序列发生器的参数进行配置,扩频时序控制线包括输入启动控制线、输入有效控制线、输出有效控制线、扩频启动控制线组成。工作时输入启动控制线上的脉冲将walsh序列发生器内部信号复位,同时结合输入有效控制线将数据线上的数据写入walsh序列发生器中的输入缓冲寄存器。扩频启动控制线上的脉冲启动扩频过程,被输入的数据按照扩频方式控制线上输入的扩频方式配置进行计算,生成的扩频码按照输出有效控制线的时序从数据输出端口顺序输出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津光电通信技术有限公司,未经天津光电通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200920251322.8/2.html,转载请声明来源钻瓜专利网。