[发明专利]具有基于星座图的分块排列模块的信道交织器有效
申请号: | 200980100885.X | 申请日: | 2009-12-31 |
公开(公告)号: | CN102187593A | 公开(公告)日: | 2011-09-14 |
发明(设计)人: | 吴秋萍;廖培凯;张育豪;陈义升 | 申请(专利权)人: | 联发科技股份有限公司 |
主分类号: | H04B7/02 | 分类号: | H04B7/02 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 任默闻 |
地址: | 中国台湾新竹*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 基于 星座图 分块 排列 模块 信道 交织 | ||
相关申请的交叉引用
本申请依据35U.S.C.§119要求如下优先权:编号为61/141,831,申请日为2008/12/31,名称为“Interleaver design for error correction code”的美国临时申请;编号为61/149,716,申请日为2009/2/4,名称为“Bit Grouping Design for ErrorCorrection Code”的美国临时申请;编号为61/154,027,申请日为2009/2/20,名称为“Bit Grouping Design for Error Correction Code”的美国临时申请;编号为61/163,941,申请日为2009/3/27,名称为“Bit Grouping Design for Error CorrectionCode”的美国临时申请。其主题在此一起作为参考。
技术领域
本发明有关于用于纠错码的交织器设计,且特别有关于用于信道交织的基于星座图的排列。
背景技术
大部分纠错码(Error Correction Code,ECC)被设计以更正随机信道错误(random channel error)。解码器性能通常受到一连串的信道错误的影响。将纠错码中的比特交织,可以置乱一连串的信道错误来提高性能。在发送端,信道交织置乱已编码比特,使连续的信道衰落(fading)的影响分布于整个编码块(coding block)上,且因此在接收端,一个编码块中突发信道错误的长度被大大降低。
图1(现有技术)是在IEEE 802.16e无线系统中采取的用于信道编码的交织方案的方块图。在IEEE 802.16e无线系统中,回旋涡轮码(Convolutional TurboCode,以下简称为CTC)交织器被用于信道编码。如图1所示,CTC交织器11包括比特分离模块(bit separation module)12、子块交织器(subblock interleaver)13、以及比特分组模块(bit-grouping module)14。比特分离模块12从CTC编码器接收所有已编码比特,且将所述已编码比特分布至多个信息子块(information subblock)A与B,以及多个奇偶校验子块(parity subblock)Y1、Y2、W1与W2。子块交织器13独立的交织所有子块。比特分组模块14复用(multiplex)已交织子块,且将其重新组合(regroup)至子块A、B、Y与W。
在IEEE 802.16e中,待交织比特的整个子块被写入地址范围为0至所述待交织比特的数目减1(N-1)的数组(array),且已交织比特以排定顺序(permutedorder)读出,其中第i比特自地址ADi(i=0...N-1)读出。子块交织器13的公式如下:
其中,Tk为假定(tentative)输出地址,m与J为子块交织器参数,BROm(y)表示y的比特-反转的m-比特值(即,BRO3(6)=3)。若Tk小于N,则ADi=Tk,且i与k各增加1;否则丢弃Tk且仅增加k。重复上述子块交织程序,直到获得所有N个交织器输出地址。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200980100885.X/2.html,转载请声明来源钻瓜专利网。