[发明专利]存储器电路中可调的流水线有效
申请号: | 200980105625.1 | 申请日: | 2009-01-16 |
公开(公告)号: | CN101946237A | 公开(公告)日: | 2011-01-12 |
发明(设计)人: | 张沙彦;威廉·C·莫耶;于伊·B·恩古叶恩 | 申请(专利权)人: | 飞思卡尔半导体公司 |
主分类号: | G06F12/00 | 分类号: | G06F12/00;G06F13/16 |
代理公司: | 中原信达知识产权代理有限责任公司 11219 | 代理人: | 刘光明;穆德骏 |
地址: | 美国得*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 电路 可调 流水线 | ||
1.一种操作存储器电路的方法,包括:
至少部分基于所述存储器电路产生的反馈信号,选择操作所述存储器电路的模式;以及
使用多个流水线级来操作所述存储器电路,所述流水线级的数量基于所选择的所述存储器电路的操作模式。
2.根据权利要求1所述的方法,还包括:
感测与所述存储器电路的各个电路部分相关的时序容限并且基于此产生所述反馈信号。
3.根据权利要求1所述的方法,其中,部分基于与所述存储器电路的控制时钟信号的频率和所述存储器电路的电源电压的电平中的至少一者的值对应的操作模式信息的表格的至少一条记录,选择所述操作模式。
4.根据权利要求3所述的方法,其中所述操作模式信息基于由与所述控制时钟信号的频率和所述电源电压的电平对应的所述存储器电路的目标等待时间和所述存储器电路的目标功耗组成的组中的至少一者。
5.根据权利要求1所述的方法,其中,部分基于所述操作模式的改变的大小和方向,选择所述操作模式。
6.根据权利要求1所述的方法,其中,基于至少部分由连接到所述存储器电路的一个或多个指令处理单元执行的指令,选择所述操作模式。
7.根据权利要求1所述的方法,其中,基于至少从包括所述存储器电路的集成电路的管脚接收的配置信息,选择所述操作模式。
8.根据权利要求1所述的方法,还包括:
将操作点与至少一个阈值进行比较,并且基于此产生指标,
其中,基于所述指标选择所述操作模式。
9.根据权利要求1所述的方法,其中使用多个流水线级来操作所述存储器电路包括:
当所述流水线级的数量是第一数量时,与控制时钟信号同步地,将第一电路部分的结果提供到第二电路部分;以及
当所述流水线级的数量是第二数量时,与所述控制时钟信号不同步地,将所述第一电路部分的结果提供到所述第二电路部分。
10.根据权利要求1所述的方法,其中使用多个流水线级来操作所述存储器电路包括:至少部分基于所述流水线级的数量选择性地配置至少一个状态元件为透明的。
11.根据权利要求10所述的方法,其中所述至少一个状态元件包括锁存电路。
12.一种集成电路,包括:
存储器电路;以及
控制电路,所述控制电路被配置为至少部分基于所述存储器电路产生的反馈信号选择所述存储器电路的操作模式,
其中所述存储器电路被配置为基于所选择的所述存储器电路的操作模式用多个流水线级来进行操作。
13.根据权利要求12所述的集成电路,其中所述反馈信号表示与所述存储器电路的各个电路部分相关的时序容限。
14.根据权利要求12所述的集成电路,还包括:
第二存储器电路,所述第二存储器电路连接到所述控制电路并且被配置为存储与由所述存储器电路的控制时钟信号的频率和所述存储器电路的电源电压的电平组成的组中的至少一者的值对应的操作模式信息,
其中所述控制电路被配置为:部分基于与所述控制时钟信号的特定频率和所述电源电压的特定电平对应的所述第二存储器电路的内容,选择所述操作模式。
15.根据权利要求14所述的集成电路,其中所述第二存储器电路的所述内容基于由与所述控制时钟信号的所述特定频率和所述电源电压的所述特定电平对应的所述存储器电路的目标等待时间和所述存储器电路的目标功耗组成的组中的至少一者。
16.根据权利要求12所述的集成电路,其中所述控制电路包括至少一个指令处理单元,所述指令处理单元被配置为至少部分基于在所述集成电路上执行的程序的指令的至少部分执行而选择所述操作模式。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于飞思卡尔半导体公司,未经飞思卡尔半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200980105625.1/1.html,转载请声明来源钻瓜专利网。