[发明专利]具有可配置虚拟页大小的桥接装置无效

专利信息
申请号: 200980140301.1 申请日: 2009-10-27
公开(公告)号: CN102177553A 公开(公告)日: 2011-09-07
发明(设计)人: 潘弘柏;金镇祺;P·B·吉灵厄姆 申请(专利权)人: 莫塞德技术公司
主分类号: G11C11/34 分类号: G11C11/34;G11C7/22;G11C8/18
代理公司: 北京泛华伟业知识产权代理有限公司 11280 代理人: 王勇
地址: 加拿大*** 国省代码: 加拿大;CA
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 具有 配置 虚拟 大小 装置
【说明书】:

相关申请的交叉引用

本申请要求2008年11月4日提交的美国临时专利申请第61/111013号、2009年6月8日提交的美国临时专利申请第61/184965号和2009年7月24日提交的美国专利申请第12/508926的优先权益,这些在先申请的公开内容以引用的方式全部明确地并入本文。

技术领域

背景技术

半导体存储装置是现有工业和消费电子产品中的重要部件。例如,计算机、移动电话和其它便携式电子设备全部依赖某种形式的存储器来存储数据。很多存储装置能够以商品或分立存储装置的形式得到的,但是对更高集成度和更高输入/输出(I/O)带宽的需求导致了可以与诸如微控制器和其它处理电路之类的系统集成在一起的嵌入式存储器的发展。

大多数消费电子产品采用诸如闪速存储装置之类的非易失性装置来存储数据。对闪速存储装置的需求量不断明显加大,因为这些装置很适合于各种各样的需要很大的非易失存储量而又占用很小物理面积的应用。例如,在各种各样的电子消费品中往往会发现闪存,来存储由这些装置使用的数据,比如在数码相机、蜂窝电话、通用串行总线(USB)闪存驱动器和便携式音乐播放器中都可以找到闪存。而且,闪存装置被用作替代硬盘驱动器(HDD)的固态驱动器(SSDs)。这些便携式装置最适于在形态因子尺寸和重量方面实现最小化。不幸的是,多媒体和SSD应用需要很大的存储量,这会增大它们产品的形态因子尺寸和重量。因此,消费者产品制造商通过限制产品中包含的物理存储量来达到折衷,以保持产品尺寸和重量能够得到消费者接受。此外,虽然闪速存储器的每单位面积密度可能比DRAM或SRAM要高,但是它的性能一般情况下是有限的,因为它的I/O带宽相对较低,对它的读写吞吐量造成了负面影响。

为了满足对存储装置应用日益增加的需求以及存储装置应用无处不在的现状,有必要提供高性能的存储装置,即,具有更高I/O带宽、更高读和写吞吐量和操作灵活性的装置。

发明内容

根据本发明的第一个方面,提供了一种为半导体装置中的存储器区块配置页大小的方法。所述方法包括:标识要配置的存储器区块中的至少一个存储器区块;发出仅包括与所述至少一个存储器区块相应的配置码的命令;和响应于与所述至少一个存储器区块相应的配置码,配置所述至少一个存储器区块的页大小。在一个实施例中,存储器区块被按照重要性最低的存储器区块到重要性最高的存储器区块的顺序排序,并且标识步骤包括标识所述至少一个存储器区块中的重要性最高的存储器区块。在该实施例中,所述至少一个存储器区块中的重要性最高的存储器区块对应于存储器区块中的重要性最低的存储器区块。在该实施例中,发出仅包括与所述至少一个存储器区块相应的配置码的命令可以包括:提供与重要性最低的存储器区块对应的第一配置码和与重要性最高的存储器区块对应的最后配置码。而且,发出仅包括与所述至少一个存储器区块相应的配置码的命令可以包括:提供与介于重要性最低的存储器区块和重要性最高的存储器区块之间的存储器区块相对应的中间配置码。或者是,发出仅包括与所述至少一个存储器区块相应的配置码的命令包括:按照与存储器区块排序顺序相应的顺序提供第一配置码、中间配置码和最后配置码。

在该替代实施例中,在时间上,第一配置码被最先提供,最后配置码被最后提供。在另一个实施例中,发出仅包括与所述至少一个存储器区块相应的配置码的命令还包括:在第一配置码之前,提供报头,并且报头包括全局装置地址及其后的op码。进一步的,发出仅包括与所述至少一个存储器区块相应的配置码的命令包括:在报头开始时驱动选通信号成为第一逻辑电平,在最后配置码结束时驱动选通信号成为第二逻辑电平。

在另一个实施例中,配置所述至少一个存储器区块的页大小包括:在半导体装置中锁存第一配置码、中间配置码和最后配置码。其中,配置所述至少一个存储器区块的页大小还可以包括:在数据总线分时多路传输第一配置码、中间配置码和最后配置码。然后,在半导体装置中锁存第一配置码、中间配置码和最后配置码包括:在数据总线上以不同的时间锁存第一配置码、中间配置码和最后配置码中的每一个。或者是,在半导体装置中锁存第一配置码、中间配置码和最后配置码包括:在数据总线上与时钟信号的上升沿和下降沿之一同步地锁存第一配置码、中间配置码和最后配置码中的每一个。并且,接收处于第一逻辑电平的选通信号以使能对第一配置码、中间配置码和最后配置码的锁存;接收处于第二逻辑电平的选通信号以禁止对数据总线上的数据的锁存。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于莫塞德技术公司,未经莫塞德技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200980140301.1/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top