[发明专利]一种数字脉宽调制器方法及系统有效
申请号: | 200980146647.2 | 申请日: | 2009-11-20 |
公开(公告)号: | CN102282765A | 公开(公告)日: | 2011-12-14 |
发明(设计)人: | S·肯利;P·W·莱瑟姆二世 | 申请(专利权)人: | L&L建筑公司 |
主分类号: | H03K7/08 | 分类号: | H03K7/08 |
代理公司: | 广州嘉权专利商标事务所有限公司 44205 | 代理人: | 谭志强 |
地址: | 美国新罕*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 数字 脉宽调制 方法 系统 | ||
1.一种脉宽调制器,包括:
具有由相同频率不同相位的多个时钟信号组合作为输入的的复用器;所述组合经选择提供实质上等于时钟信号之间的时间差的脉宽调制器输出的分辨率;所述复用器通过由占空比信号低位得到的信号通信;所述低位足以对每个所述多个时钟信号进行通信;
具有最大计数值的加法计数器;
两个比较器;所述两个比较器中的第一比较器判断所述加法计数器的输出是否大于所述占空比信号;两个比较器中的第二比较器判断所述加法计数器的输出是否小于所述占空比信号;
两个双稳态锁存器(触发器);两个双稳态锁存器中的第一个双稳态锁存器接收所述第一比较器的输出作为设定输入(S),接收所述第二比较器的输出作为复位输入(R);两个双稳态锁存器中的第二个双稳态锁存器接收所述第二比较器的输出作为设定输入(S),接收所述第一比较器的输出作为复位输入(R);
接收所述复用器输出和所述第二个双稳态锁存器输出(Q)的或门;及接收所述或门的输出和所述第一个双稳态锁存器输出的补充( )的与门;
所述与门的输出为脉宽调制器的输出。
2.根据权利要求1所述的脉宽调制器,其中所述第一个和第二个双稳态锁存器为计时双稳态锁存器(clocked bistable latches);所述脉宽调制器还包括:
接收所述计数器输出和表示所述计数器最大值的信号的第三比较器;当所述计数器的输出小于所述表示计数器最大值的信号时,所述第三比较器的输出有效;所述第三比较器的输出为第一个和第二个双稳态锁存器的时钟信号。
3.根据权利要求2所述的脉宽调制器,其中所述最大计数值通过脉宽调制器的速率确定;并且其中所述脉宽调制器进一步包括:
多个比较器;所述多个比较器中的每个比较器接收占空比信号和多个预定阈值中的一个阈值;所述多个预定阈值的每个阈值表示时间上的最小值;所述多个比较器中的每个比较器判断所述占空比信号是否小于所述一个预定阈值的输入;
接收所述多个比较器输出的优先解码器;所述优先解码器将折返值提供给预定位数;
接收所述优先解码器输出和高位运行值的第三复用器;
接收所述优先解码器输出和高位运行值的另一比较器;如果高位运行值大于所述优先编码器的输出,所述另一比较器的输出有效;所述另一比较器的输出为所述第三复用器提供处理信号;
提供所述上位运行值和所述第三复用器输出之间的差作为减法部件的输出的减法部件;
接收所述减法部件输出和所述低位运行值的第四复用器;及
接收所述减法部件输出和所述低位运行值的末端比较器(a last comparator);如果所述减法部件的输出大于所述低位运行值,所述末端比较器的输出有效;所述末端比较器的输出为所述第四复用器的处理信号;所述第四复用器为D触发器部件提供输出;所述D触发器部件在标称PWM周期间隔被触发;所述D触发器部件的输出为脉宽调制器(PWM)频率的输入;
其中所述PWM速率通过所需的PWM频率确定。
4.根据权利要求1所述的脉宽调制器,其中所述多个时钟信号由多相位数控振荡器(DCO)获得,并且其中锁相环(PLL)使所述DCO输出时钟与已知的参考时钟同步。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于L&L建筑公司,未经L&L建筑公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200980146647.2/1.html,转载请声明来源钻瓜专利网。