[发明专利]电子设备和电子设备系统无效
申请号: | 200980149597.3 | 申请日: | 2009-12-11 |
公开(公告)号: | CN102246143A | 公开(公告)日: | 2011-11-16 |
发明(设计)人: | 植田诚次 | 申请(专利权)人: | 株式会社东芝 |
主分类号: | G06F9/445 | 分类号: | G06F9/445;G06F1/00;G06K17/00;G06K19/00;G06K19/07 |
代理公司: | 北京市中咨律师事务所 11247 | 代理人: | 张静美;杨晓光 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电子设备 系统 | ||
技术领域
本发明涉及使用例如闪速存储器的电子设备,并且涉及其中嵌入了电子设备的电子设备系统。
背景技术
存储系统(例如,使用诸如闪速存储器这样的非易失性半导体存储器的存储卡)已经被用作音乐数据和视频数据的记录介质。举例来说,作为在存储系统中使用的闪速存储器,已知有NAND闪速存储器。另外,举例来说,作为存储系统,已知有SDTM卡(参见例如日本专利申请KOKAI公开No.2006-92019)。
存储系统被连接到主机装置,并且在存储系统和主机装置之间传送/接收数据。SD接口被称为存储系统和主机装置之间的接口。SD接口是与支持SD设备(诸如SDTM卡)的主机装置的接口。
在SD接口总线中,定义了多个信号线,例如时钟线、命令线和数据线。这些线被看作单个总线。
近年来,在没有硬盘驱动的情况下,已经制造了使用闪速存储器作为非易失性存储设备的主机装置。这样的主机装置需要从闪速存储器读取程序代码(引导代码(boot code)),这对启动系统来说是必需的。具体地,引导代码被存储在包括闪速存储器的SD设备中,并且引导代码经由主机控制器被传输到系统存储器并且被执行。
在主机装置被加电之后,首先读取引导代码。具体地,当系统被加电时,CPU将存储在系统ROM中的引导加载器进行激活。主机控制器被配置以便根据引导加载器来读取存储在SD设备中的引导代码,并且将引导代码传输到系统存储器。因而,系统需要系统ROM来存储引导加载器,并且这导致系统的制造成本增加。因此,需要一种不要求系统ROM的电子设备系统。
发明内容
根据本发明的第一方面,提供了一种电子设备系统,其包括:处理器,所述处理器被配置以便当接通电源时,发布用于命令读取引导信息的指令;以及第一控制器,所述第一控制器包括用于向电子设备输出命令的命令终端以及用于向/从所述电子设备传送/接收数据的多个数据终端,所述第一控制器被配置以便:按照来自所述处理器的指令来发布用于读取所述引导信息的命令,将所述命令从所述命令终端递送到所述电子设备,按照发布所述命令的时段来发布信号,以及将所述信号从所述数据终端之一供应到所述电子设备。
根据本发明的第二方面,提供了一种电子设备,其包括:存储器,所述存储器用于存储引导信息;命令终端,所述命令终端被配置以便接收命令;多个数据终端,所述多个数据终端被配置以便传送/接收数据;以及控制器,所述控制器被配置以便:在接收到作为引导信息读取请求的用于读取引导信息的命令(所述命令在接通电源时被递送到所述命令终端)以及按照发布所述命令的时段而被递送到多个数据终端之一的信号时,从所述存储器读取引导信息,所述控制器从所述数据终端输出所述引导信息。
附图说明
图1示意性地示出了根据本发明实施例的电子设备和主机装置的结构;
图2示意性地示出了电子设备的存储映射;
图3是示出了根据实施例的快速引导操作的例子的时序图;
图4是图示了引导代码区域的访问操作的流程图;以及
图5示出了实施例的应用的例子。
具体实施方式
现在将参照附图来描述本发明的实施例。
图1示意性地示出了根据本发明的第一实施例的设备的结构以及其中嵌入了该设备的主机装置的结构。
主机装置1包括例如用作处理器的中央处理单元(CPU)2、主机控制器3和系统存储器4。
CPU 2执行对主机装置1的整体控制,并且根据存储在只读存储器(ROM)(未示出)中的程序等来进行操作。系统存储器4用于存储各种数据以及对CPU 2的操作来说所必需的可执行程序。
主机控制器3包括例如主机接口(I/F)31、动态存储访问(DMA)控制器32、缓冲器33和SD接口34。主机I/F 31被连接到CPU 2和系统存储器4,并且还被连接到DMA控制器32和缓冲器33。缓冲器33被连接到SD I/F 34。
举例来说,主机控制器3被配置成可与包括例如闪速存储器的SD设备5进行通信。具体地,主机I/F 31被配置成可与CPU 2和系统存储器4进行通信,并且SD I/F 34被配置成可与SD设备5进行通信。
另外,主机I/F 31将从系统存储器4递送的数据传输到缓冲器33,并且将经由SD I/F 34从SD设备5读出并保持在缓冲器33的数据传输到系统存储器4。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社东芝,未经株式会社东芝许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200980149597.3/2.html,转载请声明来源钻瓜专利网。