[发明专利]针对视频编解码器的变换量化电路设计无效
申请号: | 201010105831.7 | 申请日: | 2010-02-04 |
公开(公告)号: | CN102148991A | 公开(公告)日: | 2011-08-10 |
发明(设计)人: | 杨华岚 | 申请(专利权)人: | 成都市世嘉电子实业有限公司 |
主分类号: | H04N7/30 | 分类号: | H04N7/30;G06F17/14 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 610041 *** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 针对 视频 编解码器 变换 量化 电路设计 | ||
1.一种针对视频编解码器的变换量化电路设计,其特征在于,包括如下部分:
1)整体结构设计。
2)TQE阵列设计。
2.如权利要求1所述的针对视频编解码器的变换量化电路设计,其特征在于所述步骤1)中整体结构设计具体描述为:
整体结构包括预重排、TQE阵列、后重排、缓存、控制/内存仲裁器。本发明的1维变换接受16个像素的输入和16个像素的输出。预重排接受每时钟周期16个像素,完成P4rX4pP4r变换,由于只是重排序,电路大小占用可以忽略。TQE阵列完成变换和量化,包括4个TQE子阵列,每个TQE子阵列每时钟周期4个像素的处理速度。后重排从TQE阵列中,每时钟周期取16个像素,处理完存入缓存块中。缓存块存储64个中间结果同时缓存块也用作转置缓存,存储第一次1维DCT变换结果,转置后提供给第二次1维DCT变换,并在完成2维DCT变换后,调整输出数据。缓存块包含4个4x48比特的双通道SRAM。控制/内存仲裁器选择完成变换的类别是4x4的DCT变换还是8x8的DCT变换。
3.如权利要求1所述的针对视频编解码器的变换量化电路设计,其特征在于所述步骤2)中TQE阵列设计具体描述为:
TQE阵列包括4个并行的TQE子阵列。每个TQE子阵列包括8个加法器、7个乘法器、7个符号转换器和几个必要的多路复用器。由于4x4矩阵可以通过令8x8矩阵中系数满足a=f=g=h,b=e=i,c=d=j来进行转化。所以TQE子阵列能够完成4x4DCT和8x8DCT变换。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都市世嘉电子实业有限公司,未经成都市世嘉电子实业有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010105831.7/1.html,转载请声明来源钻瓜专利网。