[发明专利]CPU控制台重定向方法、系统及CPU有效
申请号: | 201010127234.4 | 申请日: | 2010-03-05 |
公开(公告)号: | CN101872335A | 公开(公告)日: | 2010-10-27 |
发明(设计)人: | 黄毅;赵先林;胡扬忠;邬伟琪 | 申请(专利权)人: | 杭州海康威视数字技术股份有限公司 |
主分类号: | G06F15/163 | 分类号: | G06F15/163 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 逯长明;王宝筠 |
地址: | 310012*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | cpu 控制台 定向 方法 系统 | ||
技术领域
本申请涉及计算机技术领域,尤其涉及CPU(Central Processing Unit,中央处理器)控制台重定向方法、系统及CPU。
背景技术
由Unix衍生出的各种开源系统,如Linux,Solaris,FreeBSD等,是目前最具活力和竞争力的操作系统,其中Linux以其开放源代码的模式,和可靠的安全性和稳定性的特点广泛地应用于各个领域。基于Linux系统的大型计算机系统中通常包含成百上千个CPU,这些CPU通过PCI(Peripheral ComponentInterconnect,外部设备互联)或者PCIe(Peripheral Component Interconnectexpress,高速外部设备互联)进行互联。
现有技术中,通过接出的CPU串口对运行在CPU上的信息进行读写操作和查看,这些信息包括操作系统的打印信息以及应用程序信息,但是,串口虽然常用且可靠,当系统中的CPU较多时,就需要为不同的CPU接出大量的串口线,或者接出少量的串口线在不同的CPU之间切换,因此操作过程比较繁琐;另外,也可以通过网络工具对CPU信息进行操作,但是由于这种方式依赖于网络,需要在系统初始化后才能应用,因此无法查看已运行进程的实时打印信息,导致无法读取到全部的CPU信息。
发明内容
本申请实施例的目的是提供CPU控制台重定向方法、系统及CPU,以解决现有技术中在读取系统中CPU信息时操作过程繁琐,且难以读取到全部CPU信息的问题。
为解决上述技术问题,本申请实施例提供如下技术方案:
一种CPU控制台重定向方法,应用于包含若干CPU的计算机系统中,所述若干CPU之间通过总线相连,所述若干CPU中包括至少一个第一CPU和至少一个第二CPU,包括:
在所述第一CPU的内存上为所述第二CPU分配缓冲区;
分别在所述第一CPU和第二CPU上构建虚拟总线设备,通过所述虚拟总线设备关联所述第一CPU和第二CPU;
所述第一CPU和第二CPU通过所述缓冲区进行CPU信息的读写操作。
所述总线具体为PCIe总线,所述在第一CPU的内存上为第二CPU分配缓冲区包括:
在所述第一CPU的内存上分别为每个第二CPU分配输入缓冲区和输出缓冲区,每个所述缓冲区包括读指针、写指针和数据区;
将所述第一CPU和第二CPU分别映射到PCI总线空间。
所述在第一CPU上构建虚拟总线设备包括:
所述第一CPU构建字符设备驱动及其对应的应用程序,每个字符设备对应一个第二CPU;
将虚拟总线设备注册为所述字符设备,所述应用程序通过驱动实现对所述字符设备的读写操作。
所述在第二CPU上构建虚拟总线设备包括:
所述第二CPU在最后一个控制台命令行参数中指定控制台设备为虚拟总线设备;
根据所述命令行参数将所述虚拟总线设备注册为控制台设备,并将所述虚拟总线设备注册为虚拟终端设备。
所述第一CPU和第二CPU通过所述缓冲区进行CPU信息的读写操作包括:
第一CPU操作输入缓冲区的写指针,将输入所述第一CPU的数据写入所述输入缓冲区的数据区,所述第二CPU操作输入缓冲区的读指针,读取所述输入缓冲区数据区中的数据;
第二CPU操作输出缓冲区的写指针,将所述第二CPU的控制台数据写入所述输出缓冲区的数据区,所述第一CPU操作输出缓冲区的读指针,读取所述输出缓冲区数据区中的数据。
一种CPU控制台重定向系统,包括若干通过总线相连的CPU,所述若干CPU中包括至少一个第一CPU和至少一个第二CPU,其中,
所述第一CPU,用于构建虚拟总线设备,并在其内存上为所述第二CPU分配缓冲区;
所述第二CPU,用于构建虚拟总线设备;
所述第一CPU和所述第二CPU通过所述构建的虚拟总线设备进行关联,并通过所述缓冲区进行CPU信息的读写操作。
所述总线具体为PCIe总线,所述第一CPU,具体用于在其内存上分别为每个第二CPU分配输入缓冲区和输出缓冲区,每个所述缓冲区包括读指针、写指针和数据区,将所述第一CPU和第二CPU分别映射到PCI总线空间。一种CPU,应用于包含若干CPU的计算机系统中,所述若干CPU之间通过总线相连,所述若干CPU中包括至少一个第一CPU和至少一个第二CPU,所述一种CPU为所述计算机系统中的第一CPU,包括:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州海康威视数字技术股份有限公司,未经杭州海康威视数字技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010127234.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种内存数据库处理性能的方法与系统
- 下一篇:以触发点决定鼠标指令的方法