[发明专利]一种实现V.24接口复用器固定转发时延的装置无效
申请号: | 201010132831.6 | 申请日: | 2010-03-24 |
公开(公告)号: | CN101834683A | 公开(公告)日: | 2010-09-15 |
发明(设计)人: | 林少锋;项凌骏;黄琦 | 申请(专利权)人: | 珠海市佳讯实业有限公司 |
主分类号: | H04J3/02 | 分类号: | H04J3/02;H04J3/06 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 519020 广东省珠海市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 实现 24 接口 复用器 固定 转发 装置 | ||
1.一种实现V.24接口复用器固定转发时延的装置,其特征在于包括PLL锁相环倍频/分频模块、边沿/码型捕获模块、计数器/时钟发生器模块一、V.24/E1复用模块、E1接口模块——NRZ码/HDB3码变换、E1接口模块——HDB3码/NRZ码变换、E1时钟/帧同步恢复模块、E1/V.24解复用模块以及计数器/时钟发生器模块二。
2.根据权利要求1所述的一种实现V.24接口复用器固定转发时延的装置,其特征在于所述PLL锁相环倍频/分频模块与外部时钟2MHz相连,为边沿/码型捕获模块和计数器/时钟发生器模块一提供所需的8MHz时钟。
3.根据权利要求1所述的一种实现V.24接口复用器固定转发时延的装置,其特征在于所述边沿/码型捕获模块与V.24码流相连,利用8MHz时钟对V.24码流边沿进行采样,采样结果作为码型同步信号触发计数器/时钟发生器模块一清零。
4.根据权利要求1所述的一种实现V.24接口复用器固定转发时延的装置,其特征在于所述计数器/时钟发生器模块一与PLL锁相环倍频/分频模块和边沿/码型捕获模块连接,利用8MHz时钟产生三种内部时钟,并利用码型同步信号对计数器清零,达到各内部时钟相位同步的效果。
5.根据权利要求1所述的一种实现V.24接口复用器固定转发时延的装置,其特征在于所述V.24/E1复用模块与V.24码流相连,将V.24数据复用到E1的指定时隙进行传输。
6.根据权利要求1所述的一种实现V.24接口复用器固定转发时延的装置,其特征在于所述E1接口模块——NRZ码/HDB3码变换与V.24/E1复用模块和计数器/时钟发生器模块一相连,利用E1发送时钟4MHz和E1发送帧同步8KHz将PCM码流的码型从NRZ码变换成HDB3码,发送到E1传输线。
7.根据权利要求1所述的一种实现V.24接口复用器固定转发时延的装置,其特征在于所述E1接口模块——HDB3码/NRZ码变换从E1传输线接收数据,将HDB3码变换成NRZ码,完成码型变换。
8.根据权利要求1所述的一种实现V.24接口复用器固定转发时延的装置,其特征在于所述E1时钟/帧同步恢复模块与E1传输线相连,从E1信号产生线路恢复时钟2MHz和线路恢复帧同步8KHz。
9.根据权利要求1所述的一种实现V.24接口复用器固定转发时延的装置,其特征在于所述E1/V.24解复用模块与E1接口模块——HDB3码/NRZ码变换和计数器/时钟发生器模块二相连,利用V.24发送时钟64KHz/128KHz从PCM码流的指定时隙恢复出V.24数据。
10.根据权利要求1所述的一种实现V.24接口复用器固定转发时延的装置,其特征在于所述计数器/时钟发生器模块二与E1时钟/帧同步恢复模块相连,利用线路恢复时钟2MHz进行计数产生V.24发送时钟64KHz/128KHz,并且利用线路恢复帧同步8KHz对计数器进行清零,使V.24发送时钟64KHz/128KHz和线路恢复帧同步8KHz相位同步。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海市佳讯实业有限公司,未经珠海市佳讯实业有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010132831.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:通信系统及其通信装置和电视机和视频通信方法
- 下一篇:压电晶体元件