[发明专利]一种适用于Buck DC-DC变换器DCM模式的控制电路无效
申请号: | 201010141733.9 | 申请日: | 2010-04-08 |
公开(公告)号: | CN101814835A | 公开(公告)日: | 2010-08-25 |
发明(设计)人: | 皮常明;田鑫;刘祥昕;杨姗姗;李文宏 | 申请(专利权)人: | 复旦大学 |
主分类号: | H02M3/155 | 分类号: | H02M3/155 |
代理公司: | 上海正旦专利代理有限公司 31200 | 代理人: | 陆飞;盛志范 |
地址: | 20043*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 适用于 buck dc 变换器 dcm 模式 控制电路 | ||
1.一种适用于Buck DC-DC变换器DCM模式的控制电路,其特征在于:该控制电 路包括比较器(1),带置位端的D触发器(2),与门(3)和两输入异或门(4);
其中:比较器(1)是用MOS管源端作为输入端;信号SW为功率管Mp的漏端与功率 管Mn的漏端的公共连接点信号,信号SW和地Vss分别接比较器(1)的正负端,比较 器(1)的输出电压Vc作为D触发器(2)的时钟输入,D触发器的置位端由未经校正原始 时钟Vn来控制,数据输入端接电源电压Vdd;D触发器的输出端和DCM控制端输入到 与门(3),与门(3)输出结果和未经校正原始时钟Vn输入到两输入异或门(4),得到作为Buck DC-DC变换器下拉管的功率管Mn的时钟控制信号Vnn,作为变换器上拉管的功率管Mp 时钟信号Vp与未经校正原始时钟Vn互为非交叠时钟信号。
2.根据权利要求1所述的适用于Buck DC-DC变换器DCM模式的控制电路,其特 征在于:比较器采用MOS管源端输入,并且最后一级是反相器。
3.根据权利要求1所述的适用于Buck DC-DC变换器DCM模式的控制电路,其特 征在于:带置位端的D触发器,用比较器的输出电压Vc作为时钟控制信号,高电平Vdd 作为数据输入,未经校正原始时钟Vn作为置位信号。
4.根据权利要求1所述的适用于Buck DC-DC变换器DCM模式的控制电路,其特 征在于:利用与门来实现是否采用DCM模式的控制信号,与门的一个输入信号为使能信 号En,来决定比较器的输出电压Vc是否有效,从而来判断是否采用DCM模式。
5.根据权利要求1所述的适用于Buck DC-DC变换器DCM模式的控制电路,其特 征在于所述的比较器由9个NMOS管M1~M9组成,其中,偏置电流I1流到NMOS管 M1的漏端,NMOS管M1的漏端和栅端短接产生偏置电压,偏置电压从NMOS管M1的 栅端接到NMOS管M2、NMOS管M3和NMOS管M7的栅极,NMOS管M1的源端接 地;NMOS管M2、NMOS管M3的漏端分别接NMOS管M4、NMOS管M5的漏端, NMOS管M4、NMOS管M5的栅极接在一起并与NMOS管M4漏端相连,NMOS管M4、 NMOS管M5的源极接电源电压Vdd;NMOS管M3和NMOS管M5漏端接NMOS管 M6的栅极,NMOS管M6的漏极与NMOS管M7的漏极接在一起,NMOS管M6、NMOS 管M7的源极分别接Vdd和Vss;NMOS管M6漏极、NMOS管M7漏极、NMOS管M8 栅极和NMOS管M9栅极连在一起,NMOS管M8、NMOS管M9源极分别接Vdd和Vss, NMOS管M8、NMOS管M9漏极接在一起作为比较器的输出电压Vc,最后一级是由NMOS 管M8和NMOS管M9构成的反相器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010141733.9/1.html,转载请声明来源钻瓜专利网。