[发明专利]用于优化可编程逻辑器件性能的装置和方法有效
申请号: | 201010145109.6 | 申请日: | 2006-08-16 |
公开(公告)号: | CN101795133A | 公开(公告)日: | 2010-08-04 |
发明(设计)人: | D·刘易斯;V·贝茨;P·莱温体斯;C·莱恩;A·李;J·瓦特;T·万德胡克 | 申请(专利权)人: | 阿尔特拉公司 |
主分类号: | H03K19/177 | 分类号: | H03K19/177 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 赵蓉民 |
地址: | 美国加*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 优化 可编程 逻辑 器件 性能 装置 方法 | ||
1.一种可编程逻辑器件PLD,包括:
第一电路,其由第一供给电压供电,其中所述第一电路包括耦合 到所述PLD内的多路复用器的配置存储器单元;以及
第二电路,其由第二供给电压供电,其中所述第二电路包括耦合 到所述多路复用器的电平恢复反相器,
其中,所述第二供给电压小于所述第一供给电压。
2.根据权利要求1所述的可编程逻辑器件PLD,其中所述第二 电路包括反相器,其耦合到所述电平恢复反相器。
3.根据权利要求1所述的可编程逻辑器件PLD,其中所述第一 电路包括信号电平转换器。
4.根据权利要求1所述的可编程逻辑器件PLD,其中所述第二 电路包括信号电平转换器。
5.根据权利要求1所述的可编程逻辑器件PLD,进一步包括电 平转换器,其中所述电平转换器由所述第一和第二供给电压共同供 电。
6.根据权利要求1所述的可编程逻辑器件PLD,其中所述第一 电路包括多个配置存储器单元,其耦合到多个电平恢复反相器。
7.根据权利要求1所述的可编程逻辑器件PLD,其中所述第二 电路包括多个配置存储器单元,其耦合到多个电平恢复反相器。
8.根据权利要求1所述的可编程逻辑器件PLD,其中所述第二 电路包括多个配置存储器单元和多个反相器,其中所述多个配置存储 器单元经由多个传输门耦合到所述多个反相器。
9.根据权利要求1所述的可编程逻辑器件PLD,其中所述第一 电路包括多个配置存储器单元,其中所述第二电路包括多个反相器, 以及其中所述多个配置存储器单元耦合到所述多个反相器,并且所述 多个反相器耦合到多个传输门。
10.根据权利要求1所述的可编程逻辑器件PLD,进一步包括:
第一接口电路,其由所述第二供给电压供电;
第一电平转换器,其由第三供给电压供电,所述第一电平转换器 耦合到所述接口电路;
解码器,其由所述第三供给电压供电,所述解码器耦合到所述第 一电平转换器;以及
存储器电路,其由所述第三供给电压供电,所述存储器电路耦合 到所述解码器。
11.根据权利要求10所述的可编程逻辑器件PLD,进一步包括:
第二接口电路,其由所述第三供给电压供电,所述第二接口电路 耦合到所述存储器电路;以及
第二电平转换器,其由所述第三供给电压供电,所述第二电平转 换器耦合到所述第二接口电路。
12.根据权利要求11所述的可编程逻辑器件PLD,其中所述第 二接口电路包括传感放大器和写入驱动器。
13.根据权利要求11所述的可编程逻辑器件PLD,其中所述解 码器包括动态逻辑电路。
14.根据权利要求1所述的可编程逻辑器件PLD,进一步包括:
第一接口电路,其由所述第二供给电压供电;
解码器,其由所述第二供给电压供电,所述解码器耦合到所述第 一接口电路;
多个电平转换器,其由第三供给电压供电,所述多个电平转换器 耦合到所述接口电路;以及
存储器电路,其由所述第三供给电压供电,所述存储器电路耦合 到所述多个电平转换器。
15.根据权利要求14所述的可编程逻辑器件PLD,进一步包括:
第二接口电路,其由所述第三供给电压供电,所述第二接口电路 耦合到所述存储器电路;以及
第二电平转换器,其由所述第三供给电压供电,所述第二电平转 换器耦合到所述第二接口电路。
16.根据权利要求15所述的可编程逻辑器件PLD,其中所述第 二接口电路包括传感放大器和写入驱动器。
17.根据权利要求15所述的可编程逻辑器件PLD,其中所述解 码器包括动态逻辑电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于阿尔特拉公司,未经阿尔特拉公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010145109.6/1.html,转载请声明来源钻瓜专利网。