[发明专利]应用于整数分频锁相环路中的鉴频鉴相器和电荷泵电路无效

专利信息
申请号: 201010148260.5 申请日: 2010-04-15
公开(公告)号: CN101807915A 公开(公告)日: 2010-08-18
发明(设计)人: 任俊彦;蔡德鋆;傅海鹏;陈丹凤;李巍;李宁;许俊;叶凡 申请(专利权)人: 复旦大学
主分类号: H03L7/08 分类号: H03L7/08
代理公司: 上海正旦专利代理有限公司 31200 代理人: 陆飞;盛志范
地址: 20043*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 应用于 整数 分频 环路 中的 鉴频鉴相器 电荷 电路
【权利要求书】:

1.一种应用于整数分频锁相环路中的PFD及CP电路,其特征在于:

PFD电路采用4个Latch,使得输出信号UP和UPB、DN和DNB具有很好的对称性, 以减小对CP电路的时钟馈通效应和电荷注入效应;另外采用2个小尺寸的PMOS管,以 实现了电平恢复功能,解决UP、UPB、DN、DNB四路信号在电路刚上电时的不确定状态, 避免CP电路的工作错误;

CP电路中一共用2个运放OPA1和OPA2,OPA1的主要作用是使Vb电压和Vctr相 等,最终使Iref电流与Imain电流精确匹配,以得到高匹配性的充放电电流;OPA2的主要 作用是箝位Vo电压值等于Vctr,以解决输出端的电荷分享问题;OPA2具有与OPA1相同 的电路结构,只是在OPA1的基础之上增加了一级放大器,以实现高增益的两级运放OPA2 的设计;

OPA1的Vin输入端连接CP电路中的Vctr,Vip输入端连接CP电路中的Vb,输出端 OUT连接CP电路中的Vr;

OPA2的Vin输入端连接CP电路中的Vctr,Vip输入端连接CP电路中的Vo,输出端 OUT连接CP电路中的Vo;

在节点VA和VB之间,VC和VD之间分别设置小尺寸电阻R1和R2,以有效地降低 充放电电流尖峰;

采用4个dummy管,以解决电荷注入的问题;

PFD电路输出的4路脉冲电压信号UP、UPB、DN、DNB分别送给CP的4路输入信 号端UP、UPB、DN、DNB,最后在CP输出端Vctr得到LPF的电流控制信号,将这一电 流控制信号转换为VCO的电压控制信号,用于控制VCO的振荡频率;其中PFD的输入 信号REF是由晶振提供的48MHz参考信号,DIV信号来自经过VCO和Divider电路之后 输出的反馈信号。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010148260.5/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top