[发明专利]微处理器、存储器子系统以及快取数据的方法有效
申请号: | 201010220129.5 | 申请日: | 2010-06-25 |
公开(公告)号: | CN101859287A | 公开(公告)日: | 2010-10-13 |
发明(设计)人: | 柯林顿·T·戈洛尔;柯林·艾迪;罗德尼·E·虎克;艾伯特·J·娄坡 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 钱大勇 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 微处理器 存储器 子系统 以及 数据 方法 | ||
技术领域
本发明涉及微处理器,特别涉及在微处理器的快取存储器中数据的预取。
背景技术
从系统存储器预取数据和/或指令至微处理器的快取存储器的优势是已知的。随着存储器存取的等待时间(latency)以及微处理器核心时钟频率之间的不同会持续增加,预取数据和/或指令的优势会变的更重要。然而,由微处理器所产生的预取请求会放置额外的载入请求(request)在微处理器的有限资源中,其中微处理器的有限资源亦被正常载入请求以及存储请求所需要,例如微处理器的外部总线、介接(interface)微处理器至外部总线的总线接口单元、以及微处理器的不同快取存储器。因此,设计能有效率地利用微处理器的资源的预取器(prefetcher)是重要的。
发明内容
本发明提供一种微处理器,用以存取一外部存储器。上述微处理器包括:一第一级快取存储器;一第二级快取存储器;以及,一总线接口单元,用以介接上述第一级快取存储器及上述第二级快取存储器至一总线,其中上述总线用以存取上述外部存储器,以及上述总线接口单元在处理来自上述第二级快取存储器的请求之前,优先处理来自上述第一级快取存储器的请求。上述第二级快取存储器用以:产生一第一请求至上述总线接口单元,以从上述外部存储器提取一快取列;当上述第一请求产生时,检测至上述快取列的一第二请求以及一第三请求的产生,其中上述第二请求由上述总线接口单元所产生的一监听请求,而上述第三请求由上述第一级快取存储器所产生;判断于上述总线上完成上述第一请求的一传输是否被重试;当上述传输被重试时,产生一未命中回应;以及,当上述传输不被重试时,产生一命中回应。
再者,本发明提供一种快取数据的方法,适用于一微处理器,其中上述微处理器用以存取一外部存储器并包括一第一级快取存储器、一第二级快取存储器以及一总线接口单元,以及上述总线接口单元用以介接上述第一级快取存储器及上述第二级快取存储器至用来存取上述外部存储器的一总线。上述方法包括:通过上述第二级快取存储器,产生一第一请求至上述总线接口单元,以从上述外部存储器提取一快取列,其中上述总线接口单元在处理来自上述第二级快取存储器的请求之前,优先处理来自上述第一级快取存储器的请求;当上述第一请求产生时,通过上述第二级快取存储器来检测至上述快取列的一第二请求以及一第三请求的产生,其中上述第二请求由上述总线接口单元所产生的一监听请求,而上述第三请求由上述第一级快取存储器所产生;通过上述第二级快取存储器,判断于上述总线上完成上述第一请求的一传输是否被重试;当上述传输被重试时,产生一未命中回应;以及,当上述传输不被重试时,产生一命中回应。
再者,本发明提供一种微处理器,用以存取一外部存储器。上述微处理器包括:一第一级快取存储器;一第二级快取存储器;以及,一总线接口单元,用以介接上述第一级快取存储器及上述第二级快取存储器至一总线,其中上述总线用以存取上述外部存储器以及上述总线接口单元在处理来自上述第二级快取存储器的请求之前,优先处理来自上述第一级快取存储器的请求。上述第二级快取存储器用以:产生一第一请求至上述总线接口单元,以从上述外部存储器提取一快取列;检测到上述第一级快取存储器接着产生关于上述快取列的一第二请求至上述第二级快取存储器;以及,当上述总线接口单元尚未被核准上述总线的所有权来完成上述第一请求时,要求上述总线接口单元来抑制执行在上述总线的一传输。
再者,本发明提供一种快取数据的方法,适用于一微处理器,其中上述微处理器用以存取一外部存储器并包括一第一级快取存储器、一第二级快取存储器以及一总线接口单元,以及上述总线接口单元用以介接上述第一快取存储器及上述第二级快取存储器至用来存取上述外部存储器的一总线。上述方法包括:通过上述第二级快取存储器,产生一第一请求至上述总线接口单元,以从上述外部存储器提取一快取列;通过上述第二级快取存储器,检测到上述第一级快取存储器接着产生关于上述快取列的一第二请求至上述第二级快取存储器;以及,当上述总线接口单元尚未被核准上述总线的所有权来完成上述第一请求时,通过上述第二级快取存储器,要求上述总线接口单元抑制执行在上述总线的一传输。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010220129.5/2.html,转载请声明来源钻瓜专利网。