[发明专利]帧时延测量的装置、系统及方法无效
申请号: | 201010238712.9 | 申请日: | 2010-07-21 |
公开(公告)号: | CN101902370A | 公开(公告)日: | 2010-12-01 |
发明(设计)人: | 王伟 | 申请(专利权)人: | 中兴通讯股份有限公司 |
主分类号: | H04L12/26 | 分类号: | H04L12/26 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 余刚;吴孟秋 |
地址: | 518057 广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 帧时延 测量 装置 系统 方法 | ||
1.一种帧时延测量装置,其特征在于,包括:
时延测量DM模块,用于时延测量帧的组装和发送;
现场可编程门阵列FPGA模块,用于根据接收到的时延测量帧的类型及入口方向,由当前FPGA时钟为时延测量帧填充时间戳;
所述DM模块,还用于使用所述时延测量帧的时间戳,进行单向或双向帧时延测量。
2.根据权利要求1所述的装置,其特征在于,还包括:
驱动模块,用于所述DM模块和所述FPGA模块之间的数据和配置信息传输,进行所述FPGA时钟的初始化和多个FPGA时钟的同步。
3.根据权利要求2所述的装置,其特征在于,所述FPGA模块还包括:先进先出FIFO子模块,用于缓存接收或发送的时延测量帧;
所述驱动模块,还用于接收DM模块发送的时延测量帧,查询所述FIFO子模块的当前处理状态,当所述FIFO子模块的当前处理状态为空闲时,将所述时延测量帧转发至FIFO子模块。
4.一种帧时延测量系统,其特征在于,包括本端和对端,所述本端和所述对端通过网络相连,所述本端和所述对端均包括FPGA模块和DM模块,其中:
所述本端DM模块,用于生成时延测量帧,并发送所述时延测量帧;
所述本端FPGA模块和所述对端FPGA模块,分别用于根据接收到的时延测量帧的类型及入口方向,由当前FPGA时钟为时延测量帧填充时间戳;
所述对端DM模块或本端DM模块,还用于使用所述时延测量帧的时间戳,进行单向或双向帧时延测量。
5.根据权利要求4所述的系统,其特征在于,在进行单向帧时延测量的情况下,
所述本端DM模块,用于生成单向时延测量帧1DM,并发送所述1DM帧;
所述本端FPGA模块,用于使用本地当前FPGA时钟为所述1DM帧填充时间戳TxTimeStampf,并所述1DM帧发送到所述对端FPGA模块;
所述对端FPGA模块,用于使用本地当前FPGA时钟为1DM帧填充时间戳RxTimeStampf;
所述对端DM模块,用于根据所述1DM帧中所述RxTimeStampf和所述TxTimeStampf的差值获取单向帧时延。
6.根据权利要求4所述的系统,其特征在于,在进行双向时延测量的情况下,
所述本端DM模块,用于生成双向时延测量帧DMM,并将所述DMM帧发送至所述本端FPGA模块;
所述本端FPGA模块,用于由当前FPGA时钟为所述DMM帧填充时间戳TxTimeStampf,并将所述DMM帧发送至所述对端FPGA模块;
所述对端FPGA模块,用于由当前FPGA时钟为所述DMM帧填充时间戳RxTimeStampf,并将所述DMM帧发送至所述对端DM模块;
所述对端DM模块,用于生成DMR帧,所述DMR帧中,TxTimeStampf、RxTimeStampf等于接收的所述DMM帧的TxTimeStampf、RxTimeStampf;并将所述DMR帧发送至所述对端FPGA模块;
所述对端FPGA模块,还用于由当前FPGA时钟为所述DMR帧填充时间戳TxTimeStampb,并将所述DMR帧发送至所述本端FPGA模块;
所述本端FPGA模块,还用于由当前FPGA时钟为所述DMR帧填充时间戳RxTimeStampb,并将所述DMR帧发送至本端DM模块;
所述本端DM模块,用于根据所述DMR帧中的所述时间戳TxTimeStampf、RxTimeStampf、TxTimeStampb、RxTimeStampb,计算双向帧时延。
7.根据权利要求5所述的系统,其特征在于,所述本端和所述对端均还包括:驱动模块,
所述本端驱动模块与所述对端驱动模块,用于协作进行所述本端FPGA模块时钟和对端FPGA模块时钟的同步。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010238712.9/1.html,转载请声明来源钻瓜专利网。