[发明专利]在多模总线的多引脚传输数据的方法及装置有效
申请号: | 201010250701.2 | 申请日: | 2007-06-01 |
公开(公告)号: | CN101894089A | 公开(公告)日: | 2010-11-24 |
发明(设计)人: | 李俊毅;张坤龙;洪俊雄;郭玉兰 | 申请(专利权)人: | 旺宏电子股份有限公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 夏青;韩宏 |
地址: | 中国台湾新竹*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 总线 引脚 传输 数据 方法 装置 | ||
本申请是申请号为200710106554.X、申请日为2007年6月1日、发明名称为“在多模总线的多引脚传输数据的方法及装置”的中国发明专利申请的分案申请。
相关申请
本申请要求于2006年6月2日所申请的美国临时申请No.60/803,782与2006年7月6日所申请的美国临时申请No.60/806,704的优先权。
技术领域
本发明涉及串行外设接口(SPI)总线,其具有数据输出引脚以及数据输入引脚。
背景技术
例如串行外设接口的串行接口比并行接口传统上具有一优点,即串行外设接口具有较简单的连接方式。此外,随着时钟速度日益增加,并行接口在传输速度上的优点也变得越来越不重要。然而,在速度与简易性皆很重要的应用中,仍是希望能继续使用标准的串行外设接口(SPI)总线,而同时又能增加其传输速度。
发明内容
本发明的一个目的在于提供一种集成电路,其具有在集成电路与另一集成电路之间传输数据的总线。此总线具有多个引脚以及多个操作模式。此引脚包含第一数据通讯引脚,以在该总线上进行通讯、第二数据通讯引脚,以在该总线上进行通讯、芯片选择引脚,以指示在该集成电路与另一集成电路之间是否正在进行通讯、以及时钟引脚用以在该总线上提供时钟。此选择性操作模式,包含第一模式,在其中该第一数据通讯引脚与该第二数据通讯引脚以相反方向在该集成电路与另一集成电路之间进行通讯,以及第二模式,在其中该第一数据通讯引脚与该第二数据通讯引脚以相同方向在该集成电路与另一集成电路之间进行通讯,其中,该第一数据通讯引脚还接受一用以切换第二模式的指令,第一模式与第二模式包含相同的指令集。
因为此通讯选择性地发生,所以此操作模式包含至少第一及第二操作模式。在许多实施例中,在至少一个操作模式(例如第一操作模式或是第二操作模式),此数据通讯引脚以自该集成电路至另一集成电路,及/或自另一集成电路至该集成电路的方向进行数据通讯。
在某些实施例中,此总线使用多余周期以补偿另一集成电路的延迟。在某些实施例中,此总线根据串行外设接口标准。
在不同的实施例中,此集成电路是主集成电路或是从集成电路。
在某些主集成电路的实施例中,多个引脚包括多个芯片选择引脚,每一该多个芯片选择引脚指示在该主集成电路与一个别的从集成电路之间是否正在进行通讯。
在某些从集成电路的实施例中,该芯片选择引脚指示在该主集成电路与该从集成电路之间是否正在进行通讯。
在某些实施例中,此集成电路还包含存储器中。
本发明的另一目的在于提供一种在一集成电路与另一集成电路之间进行数据传输的方法,包含下列步骤:
经由时钟引脚提供时钟给在该集成电路与另一集成电路之间传输数据的总线。
传输芯片选择信号以指示在该集成电路与另一集成电路之间是否正在进行数据传输。
选择性地在多个模式之一传输该数据,该多个模式至少包含第一模式及第二模式;其中在该第一模式中第一数据传输引脚与第二数据传输引脚以相反方向在该集成电路与另一集成电路之间进行传输;且在该第二模式中该第一数据传输引脚与该第二数据传输引脚以相同方向在该集成电路与另一集成电路之间进行传输,其中,该第一数据传输引脚还接受一用以切换第二模式的指令,第一模式与第二模式包含相同的指令集。
其他的实施例在下文中描述。
本发明的又一目的在于提供一种在集成电路之间进行数据传输的装置,包含:
时钟功能装置,以提供时钟给在一集成电路与另一集成电路之间传输数据的总线。
传输芯片选择信号功能装置,以指示在该集成电路与另一集成电路之间是否正在进行数据传输。
选择性地在至少包含第一模式及第二模式中的一个传输数据功能装置,其中在该第一模式中第一数据传输引脚与第二数据传输引脚以相反方向在该集成电路与另一集成电路之间进行传输;且在该第二模式中该第一数据传输引脚与该第二数据传输引脚以相同方向在该集成电路与另一集成电路之间进行传输,其中,该第一数据传输引脚还接受一用以切换第二模式的指令,第一模式与第二模式包含相同的指令集。
其他的实施例在下文描述,例如此总线根据串行外设接口标准。
附图说明
图1示出根据本发明的一实施例的具有主及从集成电路的串行外设接口(SPI)配置。
图2为串行外设接口(SPI)集成电路的读取时钟示意图,其具有许多多余周期以补偿从集成电路的延迟。
图3为串行外设接口(SPI)集成电路的读取时钟示意图,其具有比图2更多的多余周期以补偿从集成电路的较长延迟。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于旺宏电子股份有限公司,未经旺宏电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010250701.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:焊料凸块UBM结构
- 下一篇:基于加速度计操作便携式设备的方法及装置
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置