[发明专利]一种滤波器截止频率的自调谐方法和电路无效
申请号: | 201010258218.9 | 申请日: | 2010-08-20 |
公开(公告)号: | CN101917176A | 公开(公告)日: | 2010-12-15 |
发明(设计)人: | 李巍;高亭;樊锦涵;李宁;任俊彦 | 申请(专利权)人: | 复旦大学 |
主分类号: | H03H11/04 | 分类号: | H03H11/04;H03L7/08 |
代理公司: | 上海正旦专利代理有限公司 31200 | 代理人: | 陆飞;盛志范 |
地址: | 200433 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 滤波器 截止频率 调谐 方法 电路 | ||
1.一种滤波器频率的自调谐方法,其特征在于具体步骤如下:
在滤波器的一个双二次结构(biquad)中,将电容模块分成用于粗调谐的数控可变电容阵列(DCCA)和用于细调谐的压控可变电容(Varactor)两部分,且两部分并联;然后,采用MLL锁幅环路调节电容阵列(DCCA)的大小,对截止频率进行粗调谐;固定电容阵列(DCCA),再通过PLL锁相环路对压控可变电容(Varactor)进行连续调节,对截止频率进行细调谐;其中:
所述的MLL锁幅环路,包括:一个与滤波器中积分器完全相同的积分器、2个用于峰值检波的平方电路、一个用于检测直流电平差并且输出0或1信号的比较器、一个5bit可以做加法和减法的计数器和一个5bit锁存器;所述平方电路检测参考信号和积分器输出信号的幅度,然后通过比较器输出1或0,控制计数器的计数方向;计数器的输出通过锁存器控制电容阵列(DCCA)的控制位,调节电容阵列(DCCA)的大小,使滤波器的截止频率接近参考信号频率;然后利用锁存器将电容阵列(DCCA)控制位锁住;
所述的PLL锁相环路,包括:一个鉴相器、一个电荷泵、一个1阶环路滤波器和一个与滤波器完全相同结构的带通输出双二次结构(Biquad);通过鉴相器与电荷泵检测参考信号与双二次结构(Biquad)输出信号的相位差,然后通过环路滤波器滤波后产生直流电压,控制压控可变电容(Varactor)的电容变化。
2.一种滤波器频率自调谐电路,其特征在于该电路包括MLL锁幅环路PLL锁相环路两部分;在滤波器的双二次结构(biquad)中,电容模块被分成用于粗调谐的数控可变电容阵列(DCCA)和用于细调谐的压控可变电容(Varactor)两部分,且两部分并联;所述的MLL锁幅环路用于调节电容阵列(DCCA)的大小,对截止频率进行粗调谐;所述的PLL锁相环路用于调节压控可变电容(Varactor)大小,对截止频率进行细调谐;其中:
所述的MLL锁幅环路,包括:一个与滤波器中积分器完全相同的积分器、2个用于峰值检波的平方电路、一个用于检测直流电平差并且输出0或1信号的比较器、一个5bit可以做加法和减法的计数器和一个5bit锁存器;所述平方电路检测参考信号和积分器输出信号的幅度,然后通过比较器输出1或0,控制计数器的计数方向;计数器的输出通过锁存器控制电容阵列(DCCA)的控制位,调节电容阵列(DCCA)的大小,使滤波器的截止频率接近参考信号频率;然后利用锁存器将电容阵列(DCCA)控制位锁住;
所述的PLL锁相环路,包括:一个鉴相器、一个电荷泵、一个1阶环路滤波器和一个与滤波器完全相同结构的带通输出双二次结构(Biquad);通过鉴相器与电荷泵检测参考信号与双二次结构(Biquad)输出信号的相位差,然后通过环路滤波器滤波后产生直流电压,控制压控可变电容(Varactor)的电容变化。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010258218.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:无级变速器的液压控制系统
- 下一篇:一种基于碳纳米管场效应晶体管的倍频器