[发明专利]一种基于优化PSM调制模式的自适应电压调节器有效
申请号: | 201010283055.X | 申请日: | 2010-09-16 |
公开(公告)号: | CN101995894A | 公开(公告)日: | 2011-03-30 |
发明(设计)人: | 罗萍;李航标;甄少伟;张波;李江昆;贺雅娟 | 申请(专利权)人: | 电子科技大学 |
主分类号: | G05F1/56 | 分类号: | G05F1/56 |
代理公司: | 电子科技大学专利中心 51203 | 代理人: | 葛启函 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 优化 psm 调制 模式 自适应 电压 调节器 | ||
1.一种基于优化PSM调制模式的自适应电压调节器,包括一个时钟信号产生器CLKG、一段延迟线、两个触发器D0和D1、一个状态机和一个数字PWM信号产生电路;
外部时钟信号源为时钟信号产生器CLKG提供参考时钟信号CLK_REF;时钟信号产生器CLKG根据外部负载处理器请求的工作频率的控制信号CLKG_Ctrl产生三个时钟信号:负载处理器时钟信号CLK_CPU、延迟线复位信号RST和延迟测试信号TCLK;所述延迟线复位信号RST和延迟测试信号TCLK为负载处理器时钟信号CLK_CPU的N分频信号,N为大于等于2的整数,且延迟线复位信号RST上升沿比延迟测试信号TCLK的上升沿滞后一个负载处理器时钟信号CLK_CPU的时钟周期;其中,延迟线复位信号RST同时输入到延迟线复位端、触发器D0的边沿触发端和触发器D2的边沿触发端;延迟测试信号TCLK输入到延迟线的延时测试端;负载处理器时钟信号CLK_CPU输入到负载处理器的时钟信号输入端;
外部功率变换器的输出电压VDD同时为外部负载处理器和延迟线供电;延迟线的输出信号OX分成两路:一路输入到触发器D1的数据输入端,另一路经过一个延迟单元后输入到触发器D0的数据输入端;触发器D0锁存的延迟信号E0和触发器D1锁存的延迟信号E1分别输入到状态机,状态机产生一个M位的数字信号dM-1dM-2…d1d0并输入到数字PWM信号产生电路,数字PWM信号产生电路产生不同占空比的PWM信号用于控制外部功率变换器中主开关管的导通或截止。
2.根据权利要求1所述的一种基于优化PSM调制模式的自适应电压调节器,其特征在于,所述延迟线的长度裕度ΔL为外部负载处理器关键路径长度L的5%~30%。
3.根据权利要求1或2所述的一种基于优化PSM调制模式的自适应电压调节器,其特征在于,所述延迟线由带一个反相输入端的或非门级联而成。
4.根据权利要求1或2所述的一种基于PSM调制模式的自适应电压调节器,其特征在于,所述数字PWM信号产生电路产生的优化PSM调制信号的最大占空比D2为:
其中表示外部功率变换器输出电压的最小值,表示外部功率变换器输入电压的最大值;最小占空比D0为零;中间占空比D1=DMAX/2或D1为(0,DMAX)之间的其它值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010283055.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种具有音视频独立播放功能的计算机显示器
- 下一篇:便携式云终端装置