[发明专利]一种基于混值的八值绝热加减法计数器有效

专利信息
申请号: 201010500943.2 申请日: 2010-10-09
公开(公告)号: CN101968733A 公开(公告)日: 2011-02-09
发明(设计)人: 汪鹏君;高虹 申请(专利权)人: 宁波大学
主分类号: G06F7/72 分类号: G06F7/72
代理公司: 宁波奥圣专利代理事务所(普通合伙) 33226 代理人: 程晓明
地址: 315211 浙*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 绝热 加减法 计数器
【权利要求书】:

1.一种基于混值的八值绝热加减法计数器,其特征在于包括N位八值触发型绝热正循环门、N-1位八值绝热进位/借位电路及设置于第i位所述的八值绝热进位/借位电路与第i+1位所述的八值触发型绝热正循环门之间的CTGAL缓冲器,每位所述的八值触发型绝热正循环门均接入幅值电平对应逻辑1的功率时钟信号、幅值电平对应逻辑2的功率时钟信号、幅值电平对应逻辑3的功率时钟信号和幅值电平对应逻辑3的钟控时钟信号,每位所述的八值绝热进位/借位电路均接入幅值电平对应逻辑3的功率时钟信号和幅值电平对应逻辑3的钟控时钟信号,当前时钟周期每位所述的八值触发型绝热正循环门的二值信号输入端输入各自前一时钟周期的二值输出信号,当前时钟周期每位所述的八值触发型绝热正循环门的四值信号输入端输入各自前一时钟周期的四值输出信号,当前时钟周期每位所述的八值触发型绝热正循环门的二值信号输出端、二值互补信号输出端、四值信号输出端、四值互补信号输出端分别输出当前时钟周期的二值输出信号、二值互补输出信号、四值输出信号、四值互补输出信号,第i位所述的八值绝热进位/借位电路的二值信号输入端、四值信号输入端分别与当前时钟周期第i位所述的八值触发型绝热正循环门的二值信号输出端、四值信号输出端相连接,分别输入当前时钟周期的二值输出信号、四值输出信号,第一位所述的八值绝热进位/借位电路的高电平有效输入端输入进位/借位高电平有效输入信号,第j位所述的八值绝热进位/借位电路的进位/借位输出端与第j+1位所述的八值绝热进位/借位电路的高电平有效输入端相连接,第j位所述的八值绝热进位/借位电路的进位/借位输出端输出的进位/借位输出作为第j+1位所述的八值绝热进位/借位电路的高电平有效输入信号,第j位所述的八值绝热进位/借位电路的进位/借位输出端通过一个所述的CTGAL缓冲器与第j+1位所述的八值触发型绝热正循环门的钟控时钟信号输入端相连接,该所述的CTGAL缓冲器的输出信号为第j+1位所述的八值触发型绝热正循环门的钟控时钟信号,第N-1位所述的八值绝热进位/借位电路的进位/借位输出端通过一个所述的CTGAL缓冲器与第N位所述的八值触发型绝热正循环门的钟控时钟信号输入端相连接,该所述的CTGAL缓冲器的输出信号为第N位所述的八值触发型绝热正循环门的钟控时钟信号,其中,1≤i≤N-1,1≤j≤N-2。

2.根据权利要求1所述的一种基于混值的八值绝热加减法计数器,其特征在于所述的八值触发型绝热正循环门包括二值绝热正循环电路和四值绝热正循环电路,所述的二值绝热正循环电路主要由二值采样模块及主要由二值信号输出电路和二值互补信号输出电路构成的第一交叉存贮模块组成,所述的二值采样模块主要由第一二值采样电路和第二二值采样电路组成,所述的第一二值采样电路的输入端输入二值输入信号和四值输入信号,所述的第一二值采样电路的输出端分别与所述的二值信号输出电路的输入端和所述的二值互补信号输出电路的输入端相连接,所述的第二二值采样电路的输入端输入二值互补输入信号和四值互补输入信号,所述的第二二值采样电路的输出端分别与所述的二值信号输出电路的输入端和所述的二值互补信号输出电路的输入端相连接,所述的第一二值采样电路和所述的第二二值采样电路均接入幅值电平对应逻辑3的钟控时钟信号,所述的二值信号输出电路和所述的二值互补信号输出电路均接入幅值电平对应逻辑3的功率时钟信号;

所述的四值绝热正循环电路主要由文字运算电路、文字采样电路和逻辑信号产生电路,所述的文字运算电路主要由第一子文字运算电路、第二子文字运算电路、第三子文字运算电路和第四子文字运算电路组成,所述的文字采样电路主要由第一采样电路、第二采样电路、第三采样电路和第四采样电路组成,所述的逻辑信号产生电路主要由0-3逻辑信号产生电路和1-2逻辑信号产生电路组成,所述的第一子文字运算电路、所述的第二子文字运算电路、所述的第三子文字运算电路和所述的第四子文字运算电路的四值信号输入端、四值互补信号输入端均分别输入四值输入信号、四值互补输入信号,所述的第一子文字运算电路、所述的第二子文字运算电路、所述的第三子文字运算电路和所述的第四子文字运算电路均接入幅值电平对应逻辑3的钟控时钟信号和幅值电平对应逻辑3的功率时钟信号,所述的第三子文字运算电路的信号输出端与所述的0-3逻辑信号产生电路的第一信号选通端相连接,所述的第四子文字运算电路的信号输出端与所述的0-3逻辑信号产生电路的第二信号选通端相连接,所述的第三子文字运算电路的信号输出端输出的输出信号和所述的第四子文字运算电路的信号输出端输出的输出信号分别作为所述的0-3逻辑信号产生电路的选通信号,所述的0-3逻辑信号产生电路的信号输入端和互补信号输入端分别输入逻辑值0和逻辑值3,所述的0-3逻辑信号产生电路接入幅值电平对应逻辑3的钟控时钟信号和幅值电平对应逻辑3的功率时钟信号,所述的第一子文字运算电路的信号输出端与所述的1-2逻辑信号产生电路的第三信号选通端相连接,所述的第二子文字运算电路的信号输出端与所述的1-2逻辑信号产生电路的第四信号选通端相连接,所述的第一子文字运算电路的信号输出端输出的输出信号和所述的第二子文字运算电路的信号输出端输出的输出信号分别作为所述的1-2逻辑信号产生电路的选通信号,所述的1-2逻辑信号产生电路的信号输入端和互补信号输入端分别输入逻辑值1和逻辑值2,所述的1-2逻辑信号产生电路接入幅值电平对应逻辑3的钟控时钟信号、幅值电平对应逻辑2的功率时钟信号和幅值电平对应逻辑1的功率时钟信号;所述的第一采样电路的信号输入端与所述的第一子文字运算电路的信号输出端相连接,所述的第一采样电路的信号输入端接入所述的第一子文字运算电路的信号输出端输出的输出信号,所述的第一采样电路接入幅值电平对应逻辑3的钟控时钟信号,所述的第一采样电路获得第一信号采样值,所述的第二采样电路的信号输入端与所述的第二子文字运算电路的信号输出端相连接,所述的第二采样电路的信号输入端接入所述的第二子文字运算电路的信号输出端输出的输出信号,所述的第二采样电路接入幅值电平对应逻辑3的钟控时钟信号,所述的第二采样电路获得第二信号采样值,所述的第三采样电路的信号输入端与所述的第三子文字运算电路的信号输出端相连接,所述的第三采样电路的信号输入端接入所述的第三子文字运算电路的信号输出端输出的输出信号,所述的第三采样电路接入幅值电平对应逻辑3的钟控时钟信号,所述的第三采样电路获得第三信号采样值,所述的第四采样电路的信号输入端与所述的第四子文字运算电路的信号输出端相连接,所述的第四采样电路的信号输入端接入所述的第四子文字运算电路的信号输出端输出的输出信号,所述的第四采样电路接入幅值电平对应逻辑3的钟控时钟信号,所述的第四采样电路获得第四信号采样值,所述的0-3逻辑信号产生电路的信号输出端输出的输出信号通过所述的第三信号采样值和所述的第四信号采样值被选通作为所述的四值绝热正循环电路的四值输出信号,所述的1-2逻辑信号产生电路的信号输出端输出的输出信号通过所述的第一信号采样值和所述的第二信号采样值被选通作为所述的四值绝热正循环电路的四值输出信号,所述的0-3逻辑信号产生电路的互补信号输出端输出的互补输出信号通过所述的第三信号采样值和所述的第四信号采样值被选通作为所述的四值绝热正循环电路的四值互补输出信号,所述的1-2逻辑信号产生电路的互补信号输出端输出的互补输出信号通过所述的第一信号采样值和所述的第二信号采样值被选通作为所述的四值绝热正循环电路的四值互补输出信号。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于宁波大学,未经宁波大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010500943.2/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top