[发明专利]电路模型提取方法有效
申请号: | 201010504472.2 | 申请日: | 2010-10-11 |
公开(公告)号: | CN102446232A | 公开(公告)日: | 2012-05-09 |
发明(设计)人: | 李孟蓉;罗幼岚;高淑怡 | 申请(专利权)人: | 瑞昱半导体股份有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 余刚;吴孟秋 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电路 模型 提取 方法 | ||
1.一种电路模型提取方法,用于代表一应用电路的输出驱动能力,包含:
接收一网络连线表,所述网络连线表用来描述所述应用电路的电路结构,所述应用电路包含多个晶体管;
在所述网络连线表中,选择所述应用电路的一接口引脚;
在所述网络连线表中,选择所述应用电路的一偏压引脚;
在所述网络连线表中,选取所述接口引脚与所述偏压引脚间的至少一路径;以及
根据所述至少一路径上的所有第一晶体管的宽长比,得到一加总等效宽长比。
2.根据权利要求1的电路模型提取方法,还包含:
根据所述加总等效宽长比,自一标准元件库中的多组等效晶体管中,选取一等效晶体管。
3.根据权利要求2的电路模型提取方法,其中,所述等效晶体管的宽长比实质上等于所述加总等效宽长比。
4.根据权利要求2的电路模型提取方法,其中,所述等效晶体管的宽长比小于所述加总等效宽长比。
5.根据权利要求1的电路模型提取方法,其中,所述偏压引脚被定义为一电源端口时,所述第一晶体管为一P型晶体管。
6.根据权利要求1的电路模型提取方法,其中,所述偏压引脚被定义为一接地端口时,所述第一晶体管为一N型晶体管。
7.一种电路模型提取方法,其用以代表一应用电路模型的输出驱动能力,包含:
接收一网络连线表,所述网络连线表用来描述所述应用电路的电路结构,所述应用电路包含多个晶体管;
在所述网络连线表中,选择所述应用电路的一接口引脚、一电源端口、以及一接地端口;
在所述网络连线表中,选取所述接口引脚与所述电源端口间的至少一第一路径,以及所述接口引脚与所述接地端口间的至少一第二路径;以及
根据所述至少一第一路径上的所有第一晶体管的宽长比,得到一第一加总等效宽长比,以及根据所述至少一第二路径上的所有第二晶体管的宽长比,得到一第二加总等效宽长比。
8.根据权利要求7的电路模型提取方法,还包含:
根据所述第一加总等效宽长比以及所述第二加总等效宽长比,自一标准元件库中的多组缓冲器中,选取一等效缓冲器。
9.根据权利要求8的电路模型提取方法,其中,所述等效缓冲器输出端的所有第一晶体管的等效宽长比小于所述第一加总等效宽长比。
10.根据权利要求8的电路模型提取方法,其中,所述等效缓冲器输出端的所有第二晶体管的等效宽长比小于所述第二加总等效宽长比。
11.一种电路模型提取方法,用于代表一应用电路的输入电容,包含:
接收一网络连线表,所述网络连线表用来描述所述应用电路的电路结构,所述应用电路包含多个晶体管;
在所述网络连线表中选择所述应用电路的一接口引脚;
计算与所述接口引脚相连的一晶体管的栅极的等效长度与宽度的乘积的总和;以及
将所述乘积的总和与一单位电容值相乘来得到一等效电容值。
12.根据权利要求11的电路模型提取方法,其中,将所述乘积的总和与一单位电容值相乘来得到一等效电容值的步骤还包含:
利用所述应用电路的一元件模型数据来得到所述单位电容值。
13.根据权利要求11的电路模型提取方法,其中,所述单位电容值是在所述晶体管导通时的一导通单位电容值。
14.根据权利要求11的电路模型提取方法,还包含:
将所述等效电容值与所述接口引脚的一连接电容相加来得到一等效负载电容值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞昱半导体股份有限公司,未经瑞昱半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010504472.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于将高温物料分布进入高温容器内的布料系统
- 下一篇:电热鞋垫