[发明专利]具有锁相回路的数字频率合成器无效

专利信息
申请号: 201010514674.5 申请日: 2010-10-21
公开(公告)号: CN102457274A 公开(公告)日: 2012-05-16
发明(设计)人: 吕龙腾;黄瑞荣 申请(专利权)人: 钰宝科技股份有限公司
主分类号: H03L7/18 分类号: H03L7/18
代理公司: 北京康信知识产权代理有限责任公司 11240 代理人: 余刚;吴孟秋
地址: 中国台*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 具有 回路 数字 频率 合成器
【权利要求书】:

1.一种具有锁相回路的数字频率合成器,其特征在于,包括:一第一锁相电路(10),其接收一入射信号(1);

一控制多个单位时钟组(50a、50b、50c)中的时钟数目的数字除频单元(20),所述数字除频单元(20)的输入端与所述第一锁相电路(10)连接;及

与所述第一锁相电路(10)相对设置的一第二锁相电路(30),所述第二锁相电路(30)与所述数字除频单元(20)的输出端连接,所述第一锁相电路(10)及所述第二锁相电路(30)配合所述数字除频单元(20)进行频率的乘除。

2.根据权利要求1所述的具有锁相回路的数字频率合成器,其特征在于,所述第一锁相电路(10)具有一第一倍频因子,所述第一倍频因子用以转换所述入射信号(1)的频率。

3.根据权利要求2所述的具有锁相回路的数字频率合成器,其特征在于,所述第二锁相电路(30)具有一第二倍频因子,所述第二倍频因子用以转换经过所述数字除频单元(20)除频后的入射信号(1)的频率。

4.根据权利要求1所述的具有锁相回路的数字频率合成器,其特征在于,所述第二锁相电路(30)吸收经过所述数字除频单元(20)增减时钟后的时钟扰动。

5.根据权利要求1所述的具有锁相回路的数字频率合成器,其特征在于,具有一时钟追踪单元(40),所述第一锁相单元通过所述时钟追踪单元(40)与所述入射信号(1)连接,且所述时钟追踪单元(40)向所述数字除频单元(20)提供一时钟控制信号。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于钰宝科技股份有限公司,未经钰宝科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010514674.5/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top