[发明专利]栅极数组移位缓存器有效
申请号: | 201010521802.9 | 申请日: | 2010-10-19 |
公开(公告)号: | CN101996559A | 公开(公告)日: | 2011-03-30 |
发明(设计)人: | 王柏凯;黄俊豪;彭中宏 | 申请(专利权)人: | 友达光电股份有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 郭蔚 |
地址: | 中国台湾新竹科*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 栅极 数组 移位 缓存 | ||
【技术领域】
本发明是有关于一种栅极数组移位缓存器,且特别是有关于一种具三个以上稳定模块的栅极数组移位缓存器。
【背景技术】
近年来,随着科技的进步,平面液晶显示器逐渐普及化,其具有轻薄等优点。目前平面液晶显示器驱动电路主要是由面板外连接IC来组成,但是此方法无法将产品的成本降低、也无法使面板更薄型化。
因此在驱动电路的制程中,便直接将栅极驱动电路制作在数组基板上,来取代由外连接IC制作的驱动芯片。此种被称为栅极数组驱动(Gate On Array,GOA)技术的应用可直接做在面板周围,减少制作程序、降低产品成本且使面板更薄型化。但是现行栅极数组驱动(GOA)技术的电位下拉是由两组信号轮流进行控制,工作周期为50%。在此种条件下,负责下拉电位的晶体管会长时间处于正压状态而无法得到充分休息,如此将使得这些晶体管的可靠度快速下降而直接造成显示品质的低落甚或显示装置的损坏。因此,如何改善上述习用栅极数组驱动技术的缺失,提出一种制作成本低且加工容易的栅极数组移位缓存器,系为发展本案的主要目的。
【发明内容】
本发明的目的就是在提供一种栅极数组移位缓存器,可应用于平面显示器的驱动电路上,用以改善现有技术中晶体管可靠度易于降低的缺失。
本发明提出一种栅极数组移位缓存器,此种栅极数组移位缓存器包含:一组信号输入单元、一个控制晶体管以及三个以上的稳定模块。其中,信号输入单元包括两通路端,其中一个通路端为一条接收前级输入信号的电线、另一通路端为一条提供前级输入信号的电线。控制晶体管包括两通路端与一控制端,控制晶体管的控制端电性耦接至信号输入单元中用以提供前级输入信号的通路端,且控制晶体管的其中一通路端接收第一时脉信号,另一电性通路端则做为移位缓存器的输出端,且控制晶体管在第一时脉信号中的第一脉冲期间开启。每一个稳定模块各自电性耦接至控制晶体管的电性控制端与移位缓存器的输出端,并在相对应的操作时脉及该前级输入信号皆被致能时将控制晶体管的控制端与移位缓存器的输出端稳定至特定电位。各稳定模块的操作时脉的频率与前述的第一时脉信号不同。再者,各稳定模块的操作时脉的致能期间不同,且每一个稳定模块的操作时脉的工作周期小于50%。
在本发明的较佳实施例中,上述的信号输入单元系可为一个晶体管,此晶体管包括两个通路端与一个控制端。此晶体管的控制端与自身的一个通路端相电性耦接并接收上述的前级输入信号;而此晶体管的另一通路端则电性耦接至控制晶体管的控制端。
在本发明的较佳实施例中,上述的稳定模块包括第一、第二、第三、第四与第五晶体管。第一晶体管的控制端与第一晶体管的其中一通路端电性耦接并接收一低频时脉信号,且此第一晶体管的另一通路端电性耦接至第一电性节点。第二晶体管的控制端接收与低频时脉信号反相的反相低频时脉信号,此第二晶体管的其中一电性通路端耦接至前述的第一电性节点,而另一电性通路端则电性耦接至一预设电位。第三晶体管的控制端电性耦接至控制晶体管的控制端,其中一个通路端耦接至前述的第一电性节点,而另一通路端则电性耦接至前述的预设电位。第四晶体管的控制端电性耦接至前述的第一电性节点,其中一个通路端电性耦接至控制晶体管的控制端,另一通路端则电性耦接至移位缓存器的输出端。第五晶体管的控制端电性耦接至前述的第一电性节点,其中一个通路端电性耦接至移位缓存器的输出端,另一通路端则电性耦接至前述的预设电位。
在本发明的另一实施例中,上述的三个以上的稳定模块可包括相同构造的电路;而在另一实施例中,这些稳定模块则可以是不同电路。
本发明的栅极数组移位缓存器使用多个稳定模块轮流作动来达成电路稳定度提高,且每一个稳定模块的操作时脉的工作周期小于50%,因此可以使得每一个稳定模块都不致于长时间处于开启状态,降低晶体管处于正向偏压的时间,进而减少晶体管因偏压而造成操作特性变化的机率。
为让本发明的上述和其它目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附图式,作详细说明如下。
【附图说明】
图1为本发明一实施例所揭示的栅极数组移位暂存电路的局部电路方块图。
图2为本发明一实施例所揭示的栅极数组移位缓存器的电路方块图。
图3(A)为根据本发明一实施例的信号输入单元的电路图。
图3(B)为根据本发明一实施例的稳定模块的电路图。
图4为图2与图3(B)所示的栅极数组移位缓存器的各种时脉信号的时序图。
图5绘示为本发明一实施例所揭示的栅极数组移位缓存器使用4组稳定模块的方块示意图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010521802.9/2.html,转载请声明来源钻瓜专利网。