[发明专利]2位数码管模块有效
申请号: | 201010525042.9 | 申请日: | 2010-10-29 |
公开(公告)号: | CN102456306A | 公开(公告)日: | 2012-05-16 |
发明(设计)人: | 徐志强;曹伟勋 | 申请(专利权)人: | 无锡爱睿芯电子有限公司 |
主分类号: | G09G3/14 | 分类号: | G09G3/14 |
代理公司: | 无锡互维知识产权代理有限公司 32236 | 代理人: | 王爱伟 |
地址: | 214072 江苏省无锡市滨湖*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数码管 模块 | ||
1.一种2位数码管模块,其包括一块电路板和安装在所述电路板上的一输入插座和一2位数码管,其特征在于:
所述电路板中包含一移位寄存器电路和一控制驱动电路,其中输入信号通过所述输入插座输送给所述移位寄存器电路,所述移位寄存器电路输出的信号接到所述控制驱动电路中以控制驱动所述2位数码管点亮;所述电路板上设置有便于将该2位数码管模块固定于其他物件上的穿孔。
2.根据权利要求1所述的2位数码管模块,其特征在于:所述输入插座包括四个导电端子,分别为第一导电端子VCC、第二导电端子DATA、第三导电端子CLK、第四导电端子GND,其中所述第二导电端子DATA用于输入串行信号,第三导电端子CLK用于输入时钟信号。
3.根据权利要求1所述的2位数码管模块,其特征在于:所述移位寄存器电路包括第一移位寄存器、第二移位寄存器、第一排阻和第二排阻。
4.根据权利要求2和3所述的2位数码管模块,其特征在于:所述输入插座的第二导电端子DATA与第一移位寄存器的引脚DSA和引脚DSB电性连接,所述输入插座的第三导电端子CLK分别与第一移位寄存器和第二移位寄存器的引脚CP电性连接;所述第一移位寄存器的引脚Q0-Q3分别与第一排阻的左排引脚电性相连,所述第一移位寄存器的引脚Q4-Q7分别与第二排阻的左排引脚电性相连;第一移位寄存器的引脚Q7与第二移位寄存器的引脚DSA和引脚DSB电性相连。
5.根据权利要求4所述的2位数码管模块,其特征在于:所述2位数码管为10脚数码管或18脚数码管。
6.根据权利要求1所述2位数码管模块,其特征在于:所述控制驱动电路包括第一电阻、第二电阻、第三电阻、第四电阻、第一晶体管和第二晶体管。
7.根据权利要求3和6所述的2位数码管模块,其特征在于:所述移位寄存器电路中的第二移位寄存器的引脚Q0与所述控制驱动电路中的第一电阻的一端电性连接,所述第一电阻的另一端与第一晶体管的基极相连;第一晶体管的发射极与电源VCC相连,第一晶体管的集电极与所述2位数码管的引脚COM1相连;所述第二移位寄存器的引脚Q1与所述控制驱动电路中的所述第二电阻的一端电性连接,所述第二电阻的另一端与第二晶体管的基极相连;第二晶体管的发射极与电源VCC相连,第二晶体管的集电极与所述2位数码管的引脚COM2相连;所述第三电阻的一端与电源VCC相连,其另一端连接在所述第一电阻和第一晶体管之间的一点上;所述第四电阻的一端与电源VCC相连,其另一端连接在所述第二电阻和第二晶体管之间的一点上。
8.根据权利1所述的2位数码管模块,其特征在于:所述电路板为一矩形,其中所述输入插座位于电路板的一个边上。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡爱睿芯电子有限公司,未经无锡爱睿芯电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010525042.9/1.html,转载请声明来源钻瓜专利网。