[发明专利]多总线计算机系统无效
申请号: | 201010541276.2 | 申请日: | 2010-11-09 |
公开(公告)号: | CN102467469A | 公开(公告)日: | 2012-05-23 |
发明(设计)人: | 刘伟 | 申请(专利权)人: | 西安泰友信息技术有限公司 |
主分类号: | G06F13/20 | 分类号: | G06F13/20 |
代理公司: | 西安智大知识产权代理事务所 61215 | 代理人: | 弋才富 |
地址: | 710075 陕西省*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 总线 计算机系统 | ||
技术领域
本发明涉及计算机技术领域,特别涉及一种多总线计算机系统。
背景技术
在多总线带有中央处理器的计算机主板,输入设备驱动芯片、输出设备驱动芯片、存储机构和中央处理器之间相互由多总线连接,但是对于输入设备驱动芯片、输出设备驱动芯片、存储机构和中央处理器之间某些引脚之间相互传递一些阻塞消息,由于其排他的关系,在传递这些阻塞消息时,往往需要中断该引脚之间连接总线的其他设备的数据传输,这样在阻塞消息发送数量大时,极大的影响了总线的利用率,甚至引发计算机处理中断时间过长的缺陷。
发明内容
本发明提供了一种多总线计算机系统,对输入设备驱动芯片、输出设备驱动芯片、存储机构和中央处理器之间有发送阻塞消息的,在控制端口和受控端口之间加入切换电路,通过该切换电路可以在保证传递阻塞消息时,不需要中断该引脚之间连接总线的其他设备的数据传输,由此提高了总线的利用率,不会引发计算机处理中断时间过长的缺陷。
为了达到上述目的,本发明的技术方案如下:
一种多总线计算机系统包括相互由多总线连接的输入设备驱动芯片、输出设备驱动芯片、存储机构和中央处理器,所述的输入设备驱动芯片、输出设备驱动芯片、存储机构和中央处理器之间有阻塞消息发送的两两对应的引脚,该两两对应的引脚分别为发出阻塞消息的控制端口1和接收阻塞消息的受控端口2,在每个两两对应的引脚之间接入切换电路3。
所述的切换电路3为当阻塞消息输入的时候,由控制端口1发出高电平信号脉冲将此切换电路设置为导通状态,当阻塞消息未输入时,控制端口1为低电平信号,切换电路保持未导通状态。
对输入设备驱动芯片、输出设备驱动芯片、存储机构和中央处理器之间有发送阻塞消息引脚的,在控制端口1和受控端口2之间加入切换电路,通过该切换电路可以在保证传递阻塞消息时,不需要中断该引脚之间连接总线的其他设备的数据传输,由此提高了总线的利用率,不会引发计算机处理中断时间过长的缺陷。
附图说明
附图为本发明的连接示意图。
具体实施方式
下面通过附图对本发明做进一步的说明。
如附图所示,多总线计算机系统包括相互由多总线连接的输入设备驱动芯片、输出设备驱动芯片、存储机构和中央处理器,所述的输入设备驱动芯片、输出设备驱动芯片、存储机构和中央处理器之间有阻塞消息发送的两两对应的引脚,该两两对应的引脚分别为发出阻塞消息的控制端口1和接收阻塞消息的受控端口2,在每个两两对应的引脚之间接入切换电路3。所述的切换电路3为当阻塞消息输入的时候,由控制端口1发出高电平信号脉冲将此切换电路设置为导通状态,当阻塞消息未输入时,控制端口1为低电平信号,切换电路保持未导通状态。
本发明的工作原理为:在输入设备驱动芯片、输出设备驱动芯片、存储机构和中央处理器之间有阻塞消息发送时,这样对应的控制端口1发出高电平信号脉冲将此切换电路设置为导通状态,当阻塞消息未输入时,控制端口1为低电平信号,切换电路保持未导通状态,由此完成阻塞消息在不中断其他设备的通信情况下完成独自的阻塞消息处理。
对输入设备驱动芯片、输出设备驱动芯片、存储机构和中央处理器之间有发送阻塞消息引脚的,在控制端口1和受控端口2之间加入切换电路,通过该切换电路可以在保证传递阻塞消息时,不需要中断该引脚之间连接总线的其他设备的数据传输,由此提高了总线的利用率,不会引发计算机处理中断时间过长的缺陷。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安泰友信息技术有限公司,未经西安泰友信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010541276.2/2.html,转载请声明来源钻瓜专利网。