[发明专利]一种具有沟槽的半导体结构的形成方法无效
申请号: | 201010543843.8 | 申请日: | 2010-11-15 |
公开(公告)号: | CN102468133A | 公开(公告)日: | 2012-05-23 |
发明(设计)人: | 缪燕;季伟 | 申请(专利权)人: | 上海华虹NEC电子有限公司 |
主分类号: | H01L21/02 | 分类号: | H01L21/02;H01L21/20;H01L21/304;H01L21/336 |
代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 王函 |
地址: | 201206 上*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 具有 沟槽 半导体 结构 形成 方法 | ||
技术领域
本发明涉及一种半导体结构的形成方法,尤其涉及一种具有沟槽的半导体结构的形成方法。
背景技术
超级结MOSFET(金属-氧化层-半导体-场效晶体管)采用新的耐压层结构,利用一系列的交替排列的P型和N型半导体薄层,在较低反向电压下将P型N型区耗尽,实现电荷相互补偿,从而使N型区在高掺杂浓度下能实现高的击穿电压,从而同时获得低导通电阻和高击穿电压,打破传统功率MOSFET(包括VDMOS,垂直双扩散金属-氧化物半导体场效应晶体管)导通电阻的理论极限。
超级结结构的传统制造方法为:第一种方法是利用多次光刻-外延成长和注入来获得交替的P型和N型掺杂区;第二种方法是在具有第一导电类型(一般为N型,第一次外延)硅外延层(第一外延层11)上开沟槽(见图3),往沟槽中填入第二导电类型(一般为P型,第二次外延)外延,为了填充好沟槽,通常该步外延使用选择性外延方法,在沟槽区填满该导电类型(P型)的外延(第二外延层14),在介质膜12上不长硅薄膜(见图4),最后用化学机械研磨工艺对沟槽进行平坦化。对于第二种制造方法,因为第二次外延是选择性外延,介质膜12上没有硅薄膜生长,如图4,其后化学机械研磨工艺时没有研磨停止层(stop layer),只能通过研磨时间控制研磨量,这增加了化学机械研磨的复杂度。
发明内容
本发明要解决的技术问题是提供一种具有沟槽的半导体结构的形成方法,沟槽内填充外延层,并通过优化薄膜结构使得后续化学机械研磨找到研磨停止层,降低化学机械研磨的复杂度。
为解决上述技术问题,本发明提供一种具有沟槽的半导体结构的形成方法,包括如下步骤:
(1)在硅衬底上依次生长第一外延层和介质膜,然后在该第一外延层刻蚀深沟槽;
(2)利用选择性外延工艺在沟槽内填充第二外延层;该第二外延层的导电类型与第一外延层相反;
(3)利用非选择性外延工艺生长第三外延层覆盖整个硅片表面;
(4)用化学机械研磨进行表面平坦化,并停止在介质膜上;
(5)去除介质膜,形成P型和N型交替排列的半导体结构。
在步骤(1)中,所述生长第一外延层采用非选择性外延工艺,外延气体为三氯氢硅、二氯氢硅或硅烷,掺杂气体为硼烷、磷烷或砷烷,载气为氢气;温度为800~1150℃,该第一外延层的厚度为25~50微米。
在步骤(2)中,预先测得第一外延层内在平行于和垂直于硅衬底上的掺杂剂的浓度分布,并使第二外延层内的掺杂剂浓度在平行于和垂直于硅衬底方向与第一外延层的掺杂剂浓度相匹配。
在步骤(2)中,采用硅源气体和卤化物以及掺杂气体的混合气体利用选择性外延工艺进行沟槽填充,在沟槽内部及顶部形成第二外延层;形成第二外延层时外延生长速率在沟槽底部快,在沟槽顶部慢,沟槽填充完成后其内部没有缺陷或缺陷很少。
在步骤(2)中,所述选择性外延工艺的硅源气体为三氯氢硅、二氯氢硅或硅烷,硅源气体流量为100sccm~2L;刻蚀性气体为氯化氢,流量为400sccm~3L;掺杂气体为硼烷、磷烷或砷烷,载气为氢气;温度为800~1000℃,压力为100~760Torr。
在步骤(2)中,选择性外延工艺填完沟槽后,由于选择性外延的特性,在介质膜顶部不生长薄膜,同时沟槽内的硅外延会往介质膜两边有所展开,填充沟槽之后在沟槽内部和顶部形成第二外延层,沟槽顶部的第二外延层高出介质膜1~4微米。
在步骤(3)中,所述第三外延层覆盖整个硅片表面,第三外延层在沟槽上方的第二外延层上进行外延生长,同时在介质膜上也会生长一层多晶硅薄膜,生长完之后介质膜上的多晶硅薄膜厚度为t1,t1为0.5~2微米,硅的台阶高度为t2,使得t1+t2>1.5t2;该硅的台阶高度是指第二外延层上的第三外延层与介质膜上第三外延层的高度差。
在步骤(3)中,第三外延层生长完成后,介质膜位于第三外延层之下,该介质膜作为后序硅化学机械研磨时的研磨停止层。
在步骤(3)中,所述非选择性外延工艺采用的硅源气体为硅烷,硅烷流量为100~1000sccm,载气为氢气,温度为800~950℃。
和现有技术相比,本发明具有以下有益效果:本发明提供一种具有沟槽的半导体结构的形成方法,沟槽内填充外延层,并通过优化薄膜结构使得后续化学机械研磨找到研磨停止层,降低化学机械研磨的复杂度。
附图说明
图1是本发明方法中在重掺杂硅衬底上生长第一外延层完成后的示意图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹NEC电子有限公司,未经上海华虹NEC电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010543843.8/2.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造