[发明专利]调试处理方法、系统和单板无效
申请号: | 201010544826.6 | 申请日: | 2010-11-09 |
公开(公告)号: | CN102006200A | 公开(公告)日: | 2011-04-06 |
发明(设计)人: | 王玉仁 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | H04L12/26 | 分类号: | H04L12/26 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 刘芳 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 调试 处理 方法 系统 单板 | ||
1.一种调试处理方法,其特征在于,包括:
根据接收到的调试控制命令采集现场可编程门阵列FPGA的内部逻辑的调试数据;
将所述调试数据通过以太网口发送到调试终端。
2.根据权利要求1所述的方法,其特征在于,所述根据接收到的调试控制命令采集FPGA的内部逻辑的调试数据包括:
将接收到的调试控制命令转换为多点接口MPI时序控制信号,并将所述MPI时序控制信号发送到用户逻辑单元;
由所述用户逻辑单元将所述MPI时序控制信号转换为联合测试行动小组JTAG时序控制信号,并将所述JTAG时序控制信号通过虚拟电缆发送到软边界扫描器;
由所述软边界扫描器将所述JTAG时序控制信号转换为控制信息,并将所述控制信息发送到集成控制器;
由所述集成控制器根据所述控制信息控制集成逻辑分析仪采集所述FPGA的内部逻辑的调试数据。
3.根据权利要求2所述的方法,其特征在于,所述将所述调试数据通过以太网口发送到调试终端包括:
将由所述集成逻辑分析仪采集的所述调试数据发送到所述集成控制器;
由所述集成控制器将所述调试数据发送到所述软边界扫描器;
由所述软边界扫描器将所述调试数据转换为JTAG时序调试信号,并将所述JTAG时序调试信号发送到所述用户逻辑单元;
由所述用户逻辑单元将所述JTAG时序调试信号转换为MPI时序调试信号,并将所述MPI时序调试信号通过以太网口发送到调试终端。
4.根据权利要求1所述的方法,其特征在于,还包括:
通过所述以太网口接收所述调试终端发送的所述调试控制命令。
5.一种单板,其特征在于,包括现场可编程门阵列FPGA、中央处理器CPU和以太网口,其中:
所述FPGA用于根据接收到的调试控制命令采集自身的内部逻辑的调试数据,并将所述调试数据发送到所述CPU;
所述CPU用于通过所述以太网口将所述调试数据发送到调试终端。
6.根据权利要求5所述的单板,其特征在于,所述FPGA包括:
处理单元,用于将接收到的调试控制命令转换为多点接口MPI时序控制信号,并将所述MPI时序控制信号发送到用户逻辑单元;
用户逻辑单元,用于将所述MPI时序控制信号转换为联合测试行动小组JTAG时序控制信号,并将所述JTAG时序控制信号通过虚拟电缆发送到软边界扫描器;
软边界扫描器,用于将所述JTAG时序控制信号转换为控制信息,并将所述控制信息发送到集成控制器;
集成控制器,用于根据所述控制信息控制集成逻辑分析仪采集内部逻辑的调试数据。
7.根据权利要求6所述的单板,其特征在于,所述FPGA还包括:集成逻辑分析仪,用于将采集的所述调试数据发送到所述集成控制器;
所述集成控制器还用于将所述调试数据发送到所述软边界扫描器;
所述软边界扫描器还用于将所述调试数据转换为JTAG时序调试信号,并将所述JTAG时序调试信号发送到所述用户逻辑单元;
所述用户逻辑单元还用于将所述JTAG时序调试信号转换为MPI时序调试信号,并将所述MPI时序调试信号发送到所述CPU。
8.根据权利要求7所述的单板,其特征在于,所述CPU具体用于通过所述以太网口将所述MPI时序调试信号发送到所述调试终端。
9.根据权利要求8所述的单板,其特征在于,所述CPU还用于通过所述以太网口接收所述调试终端发送的所述调试控制命令。
10.一种调试处理系统,其特征在于,包括调试终端和上述权利要求5-9中任一项所述的单板。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010544826.6/1.html,转载请声明来源钻瓜专利网。