[发明专利]脉冲输出电路有效
申请号: | 201010549877.8 | 申请日: | 2010-11-16 |
公开(公告)号: | CN101986379A | 公开(公告)日: | 2011-03-16 |
发明(设计)人: | 蔡宗廷 | 申请(专利权)人: | 友达光电股份有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32 |
代理公司: | 北京律诚同业知识产权代理有限公司 11006 | 代理人: | 梁挥;祁建国 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 脉冲 输出 电路 | ||
技术领域
本发明涉及一种脉冲输出电路,更明确地说,有关于一种可节省功耗与电路面积的脉冲输出电路。
背景技术
在有机发光二极管(OLED)显示器中,当薄膜晶体管驱动OLED像素时,补偿电路须提供补偿电压给薄膜晶体管,以使OLED像素可显示正确的亮度。由于补偿电路根据一输入信号与一脉冲信号,来产生补偿电压,因此在OLED显示器中,设有一脉冲输出电路,以提供补偿电路所需的脉冲信号。
请参考图1。图1为说明现有技术的脉冲输出电路100的电路图。脉冲输出电路100用来依据输入信号SIN,产生一脉冲信号SP。脉冲输出电路100包含晶体管Q1与Q2。晶体管Q1与Q2皆为N型金属氧化物半导体(N-type channel metal oxide semiconductor,NMOS)晶体管。晶体管Q1与Q2皆具有一漏极(D)、一源极(S),以及一栅极(G)。晶体管Q2的驱动能力被设计成较晶体管Q1的驱动能力为佳。晶体管Q1的漏极接收电压源VDD所提供的高电压VDD,晶体管Q1的栅极耦接于晶体管Q1的漏极,并接收高电压VDD。由于晶体管Q1的栅极接收电压源VDD所提供的高电压VDD,因此晶体管Q1随时保持导通。晶体管Q2的漏极耦接于晶体管Q1的源极,晶体管Q2的栅极用来接收输入信号SIN,晶体管Q2的源极接收电压源VSS所提供的低电压VSS。
当输入信号SIN为低电位时,晶体管Q2关闭。此时,由于晶体管Q1保持导通,因此电压源VDD通过晶体管Q1将晶体管Q1的源极上的电压拉升至高电位。当输入信号SIN为高电位时,晶体管Q2导通。此时,虽然晶体管Q1也为导通,然而由于晶体管Q2的驱动能力较晶体管Q1的驱动能力佳,因此电压源VSS通过晶体管Q2可将晶体管Q2的漏极上的电压拉低至低电位。因此,由上述说明可知,当输入信号SIN具有一正脉冲时,脉冲输出电路100通过Q1的源极与晶体管Q2的漏极,产生一负脉冲的脉冲信号SP(如图1所示)。
然而,为了确保当晶体管Q2导通时可将晶体管Q2的漏极上的电压拉低至低电位,晶体管Q2的驱动能力必须被设计成远较晶体管Q1佳。换句话说,晶体管Q2的宽长比须被设计成远大于晶体管Q1的宽长比。如此,造成晶体管Q2占据太多电路面积。另外,由于当输入信号SIN为高电位时,晶体管Q1与Q2同时导通,因此在脉冲输出电路100中,会产生漏电流ILEAK从高电压源VDD通过晶体管Q1与Q2流至低电压源VSS,而浪费功耗。此外,脉冲输出电路100仅能提供与输入信号SIN完全反相的脉冲信号SP。然而,补偿电路所需的脉冲信号不一定是与输入信号SIN完全反相的脉冲信号SP。如此,造成补偿电路无法产生适当的补偿电压,而导致OLED像素无法显示正确的亮度。
发明内容
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010549877.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:视频文件的连接输出方法和装置
- 下一篇:频带扩展方法及装置