[发明专利]一种线性系统可重构逻辑门电路无效
申请号: | 201010574426.X | 申请日: | 2010-12-06 |
公开(公告)号: | CN102098041A | 公开(公告)日: | 2011-06-15 |
发明(设计)人: | 彭海朋;李丽香;杨义先;肖井华;刘恒;王雪 | 申请(专利权)人: | 北京邮电大学 |
主分类号: | H03K19/20 | 分类号: | H03K19/20 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100876 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 线性 系统 可重构 逻辑 门电路 | ||
技术领域
本发明涉及集成电路技术领域,尤其是涉及一种基于线性动力学系统同步方法的可重构动态逻辑门电路。
背景技术
在下一代计算机芯片设计方面研究的一个重要方向就是使计算设备具有可重构的动态逻辑体系结构的研究。现有的可重构的动态逻辑体系结构都是基于传统的可编程逻辑门阵列(FPGA)技术的,FPGA技术是对集成电路芯片上的静态的连线进行重新连接来实现不同的功能,其单个的逻辑门并不是可重构的。而传统的逻辑门电路一般是由单选择的开关电路组合而成,门电路只能预先设置好,不能进行动态的转换。现有技术也有用双选择开关电路组成的二元逻辑门电路,实现了在“与门”和“或门”之间的转换。
混沌系统可以通过利用嵌入到非线性动力系统中丰富的模式,来执行逻辑计算功能,即基于动力学系统的可重构逻辑门使用固定的电路结构,在不改变电路结构的情况下,通过改变电路参数,使动力学系统元件在不同的逻辑门之间进行转换,从而实现不同的运算功能,如实现基本的逻辑门。
但是现有的基于混沌同步方法实现的动态逻辑门方案,输入是对称的,这样使得逻辑门的动态多样性受到限制,现有的基于混沌同步方法实现的方案仅能够实现在三种逻辑门之间进行动态转换,不能很好地满足实际应用时对于逻辑结果多样性的要求。
发明内容
本发明所要解决的技术问题在于需要提供一种输入不对称的可重构动态逻辑门电路,能够在更多种逻辑功能之间进行动态转换。
为了解决上述技术问题,本发明提供了一种可重构动态逻辑门电路,包括第一输入端、第二输入端、第三输入端、运算电路以及输出端,其中:
所述第一输入端,用于接收输入信号;
所述第二输入端,用于接收对所述输入信号进行加权处理的加权系数,还用于接收门限参数;
所述第三输入端,用于接收控制指令;
所述运算电路,分别与所述第一输入端、第二输入端及第三输入端相连,用于根据所述输入信号、加权系数、控制指令、门限参数,获得所述动态逻辑门电路的逻辑运算结果;
所述输出端,与所述运算电路相连,用于输出所述逻辑运算结果。
较佳地,所述运算电路根据下式获得所述逻辑运算结果:
根据|y-x|与β的大小关系,所述运算电路输出不同的逻辑值;
其中:
Ii为第i个输入信号,i=1,2;
Bi为第i个加权系数,i=1,2;
x和y分别为驱动系统和响应系统的状态变量;
β是门限参数;
k为所述控制指令;
Iout为输出信号。
较佳地,如果|y-x|<β,则Iout=1,否则,如果|y-x|≥β,则Iout=0。
较佳地,改变所述第三输入端接收的所述控制指令,动态转换所述逻辑门电路的逻辑功能。
较佳地,改变所述第二输入端接收的所述门限参数,动态转换所述逻辑门电路的逻辑功能。
较佳地,该逻辑门电路进一步包括:
存储器,与所述第二输入端相连,用于存储所述加权系数、门限参数的值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京邮电大学,未经北京邮电大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010574426.X/2.html,转载请声明来源钻瓜专利网。