[发明专利]直流电压供应装置有效
申请号: | 201010575883.0 | 申请日: | 2010-11-30 |
公开(公告)号: | CN102480225A | 公开(公告)日: | 2012-05-30 |
发明(设计)人: | 杨君东 | 申请(专利权)人: | 英业达股份有限公司 |
主分类号: | H02M3/155 | 分类号: | H02M3/155;H02H7/10 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 刘芳 |
地址: | 中国台湾台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 直流 电压 供应 装置 | ||
1.一种直流电压供应装置,包括;
一电压检测单元,接收并检测一直流输入电压,以产生一输入电压状态信号,其中该输入电压状态信号用以指示该直流输入电压的稳定状态;
一致能信号处理单元,耦接该电压检测单元,接收该输入电压状态信号及一致能信号,并根据该输入电压状态信号决定该致能信号的状态,其中该直流输入电压稳定时,该致能信号有效,该直流输入电压不稳定时,该致能信号无效;
一闩锁单元,耦接该致能信号处理单元,当该致能信号无效时,该闩锁单元闩锁该致能信号保持无效状态;
一控制单元,耦接该致能信号处理单元与该闩锁单元,接收该致能信号据以产生一控制信号,当该致能信号有效时该控制信号有效,当该致能信号无效时该控制信号无效;以及
一电压转换单元,耦接该控制单元,当该控制信号有效时,该电压转换单元接收该直流输入电压并将该直流输入电压转换为一直流输出电压输出,当该控制信号无效时,该电压转换单元截止接收该直流输入电压。
2.根据权利要求1所述的直流电压供应装置,其中该电压检测单元包括:
一分压电路,接收该直流输入电压,并对该直流电压进行分压,以产生一分压信号;
一比较器,耦接该分压电路,接收并比较该分压信号与一第一参考电压信号,以产生该输入电压状态信号。
3.根据权利要求2所述的直流电压供应装置,其中该分压电路包括:
一第一电阻,其第一端接收该直流输入电压,其第二端产生该分压信号;以及
一第二电阻,其第一端耦接该第一电阻的第二端,其第二端耦接接地端。
4.根据权利要求2所述的直流电压供应装置,其中该比较器的正输入端接收该分压信号,该比较器的负输入端接收该第一参考电压信号。
5.根据权利要求2所述的直流电压供应装置,其中该比较器的正输入端接收该第一参考电压信号,该比较器的负输入端接收该分压信号。
6.根据权利要求1所述的直流电压供应装置,其中该致能信号处理单元包括:
一第一晶体管,其栅极端接收该输入电压状态信号,其源极端耦接接地端;以及
一电压上拉电路,耦接该第一晶体管的漏极端,接收该致能信号,并根据该第一晶体管是否导通而决定该致能信号的状态,其中该直流输入电压稳定时,该第一晶体管不导通,使该致能信号有效,该直流输入电压不稳定时,该第一晶体管导通,使该致能信号无效。
7.根据权利要求6所述的直流电压供应装置,其中该电压上拉电路包括:
一第三电阻,其第一端耦接该直流输入电压,其第二端耦接该第一晶体管的漏极端,并接收该致能信号;
一第一电容,其第一端耦接该第三电阻的第二端,其第二端耦接接地端;以及
一第四电阻,其第一端耦接该第三电阻的第二端,其第二端耦接接地端。
8.根据权利要求1所述的直流电压供应装置,其中该闩锁单元包括:
一延迟单元,其输入端接收一第二参考电压信号,并延迟该第二参考电压信号,以产生延迟电压信号;
一第一开关单元,耦接该延迟单元,接收并依据该延迟电压信号以及该致能信号,而决定是否闩锁该致能信号,其中当该致能信号无效时,该第一开关单元启动以闩锁该致能信号保持无效状态,当该致能信号有效时,该第一开关单元不启动,则该闩锁单元不动作。
9.根据权利要求8所述的直流电压供应装置,其中该延迟单元包括:
一第五电阻,其第一端接收该第二参考电压信号,其第二端产生该延迟电压信号;以及
一第二电容,其第一端耦接该第五电阻的第二端,其第二端耦接接地端。
10.根据权利要求8所述的直流电压供应装置,其中该第一开关单元包括:
一第二晶体管,其漏极端接收该延迟电压信号,其源极端耦接接地端,其栅极端接收该致能信号;以及
一第三晶体管,其栅极端耦接该第二晶体管的漏极端,其漏极端耦接该第二晶体管的栅极端,其源极端耦接接地端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英业达股份有限公司,未经英业达股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010575883.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种分配时频资源的方法和装置
- 下一篇:相变存储器深沟槽隔离结构及制作方法