[发明专利]MIL-STD-1773总线与高速智能统一总线的直接接口方法有效

专利信息
申请号: 201010578013.9 申请日: 2010-12-02
公开(公告)号: CN102023950A 公开(公告)日: 2011-04-20
发明(设计)人: 史忠科;辛琪;贺莹 申请(专利权)人: 西北工业大学
主分类号: G06F13/38 分类号: G06F13/38
代理公司: 西北工业大学专利中心 61204 代理人: 黄毅新
地址: 710072 *** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: mil std 1773 总线 高速 智能 统一 直接 接口 方法
【权利要求书】:

1.一种MIL-STD-1773总线与高速智能统一总线的直接接口方法,其特征在于包括以下步骤:

(a)MIL-STD-1553B总线数据经过隔离变压器后,再进行检波、整形、开关、调制和电/光转换后直接耦合到MIL-STD-1773总线网络上;

(b)MIL-STD-1773总线数据经过光电转换后,再进行隔直、放大、检波、开关、调制后,经隔离变压器耦合到MIL-STD-1553B总线网络上;

(c)采用变压器耦合器将MIL-STD-1553B总线网络上的信号传递到MIL-STD-1553B总线控制器,MIL-STD-1553B总线控制器对输入进行接收,并将接收的信号按MIL-STD-1553B总线协议进行数据接收进行协议解析和数据提取,并将提取的数据通过数据端口传递给高速智能统一总线协议单元;高速智能统一总线协议单元对MIL-STD-1553B总线提取的数据按照预先配置的总线协议进行编码,并将编码后的数据以低速时钟写入高速双端口SRAM中的固定区域,并通知高速监视单元;高速监视单元在智能总线停止向高速双端口SRAM中写数据时,首先将高速双端口SRAM的读写时钟切换成高速时钟,然后触发高速串并转换单元读取高速双端口SRAM中的数据;高速串并转换单元读取数据后,对数据进行并串转换,之后将数据耦合到光纤上直接发送;

(d)采用高速串并转换单元对高速智能统一总线网络上的信号进行串并转换,然后以高速时钟将接收到的数据写入双端口SRAM中的固定区域,并通知高速监视单元;高速监视单元在高速串并转换停止向高速双端口SRAM中写数据时,将高速双端口SRAM的时钟切换到低速时钟,并触发高速智能统一总线协议单元对数据的读取;高速智能统一总线协议单元接收到触发之后,将高速双端口SRAM中的数据读出,并按照预先配置的总线协议进行数据帧解码和有效数据提取,然后将提取的数据交付MIL-STD-1553B总线控制器;MIL-STD-1553B总线控制器首先侦听总线状态,在空闲时,将交付的数据按照MIL-STD-1553B总线协议编码后传递给MIL-STD-1553B收发器;MIL-STD-1553B收发器对数据进行电平格式调整之后,将数据耦合到MIL-STD-1553B网络上进行发送。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西北工业大学,未经西北工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010578013.9/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top