[发明专利]一种数字音视频信号串行解串器及其实现方法有效

专利信息
申请号: 201010578465.7 申请日: 2010-12-08
公开(公告)号: CN102065208A 公开(公告)日: 2011-05-18
发明(设计)人: 耿卫东;商广辉;刘艳艳;孙钟林 申请(专利权)人: 南开大学
主分类号: H04N5/06 分类号: H04N5/06;G09G3/20
代理公司: 天津佳盟知识产权代理有限公司 12002 代理人: 颜济奎
地址: 30007*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 种数 字音 视频信号 串行 解串器 及其 实现 方法
【权利要求书】:

1.一种数字音视频信号串行解串器,其特征在于该串行解串器包括串行编码电路和解串解码电路;串行编码电路和解串解码电路之间通过光纤、无线电波外部传输介质相连;

所述的串行编码电路,包括:

图像预先处理电路:图像预先处理电路(1)的输入端有红绿蓝各N位的数字视频信号总线,与外部视频处理电路相连;控制信号输入端CON、CK和OE,与控制时钟电路(7)相连;其输出端与相邻像素比较器(2)相连;

相邻像素比较器:相邻像素比较器(2)的输入端有两个,一是2N位的数字视频信号总线与图像预先处理电路(1)的输出相连,二是控制信号输入端S0,与控制时钟电路(7)相连;其输出信号有三组,分别与相似性编码电路(3)、扰码编码电路(5)和相异性编码电路(6)相连;

相似性编码电路;相似性编码电路(3)的输入与相邻像素比较器(2)的输出相连,其输出与多路选择器一(4)相连;

扰码编码电路:扰码编码电路(5)的输入与相邻像素比较器(2)的输出相连,其输出与多路选择器一(4)相连;

相异性编码电路;相异性编码电路(6)的输入与相邻像素比较器(2)的输出相连,其输出与多路选择器一(4)相连;

多路选择器:多路选择器一(4)的输入端与相似性编码电路(3)、扰码编码电路(5)、相异性编码电路(6)、同步发生器(8)和相邻像素比较器(2)相连,输出端与外部的串行数据接收端相连;

时钟控制电路:时钟控制电路(7)的输入端与外部视频时钟信号、帧同步信号和行同步信号相连;输出端与图像预先处理电路(1)、相邻像素比较器(2)、相似性编码电路(3)、相异性编码电路(5)、扰码编码电路(6)和同步发生器(8)相连;

同步发生器:同步发生器(8)的输入端与外部并行音频数据总线、行同步、帧同步和音频信号有效控制信号相连;其输出端与控制时钟电路(7)和多路选择器一(4)相连;

所述的解串解码电路包括:时钟数据恢复电路(37)、数据串并转换和时钟下变换电路(38)、标志码识别和数据多路控制电路(39)、相似性解码电路(40)、扰码解码电路(41)、相异性解码电路(42)、同步和音频信号恢复电路(43)和本地时钟(44);时钟数据恢复电路(37)的输入端与外部相连;参考时钟输入端与本地时钟(44)相连;恢复出来的同步时钟和串行数据输出端与数据串并转换与时钟下变换电路(38)相连;标志码识别和数据多路控制电路(39)由2N+2位数据锁存器七(46)、同步标志码识别电路(47)和数据标志码识别电路(48)组成;其并行数据输入端和工作时钟Clock输入端与数据串并转换与时钟下变换电路(38)相连;工作时钟Clock输出端与相似性解码电路(40)、扰码解码电路(41)、相异性解码电路(42)、同步和音频信号恢复电路(43)分别相连,并作为并行视频时钟输出信号与外部相连。

2.根据权利要求1所述的数字音视频信号串行解串器,其特征在于,所述的串行编码电路的图像预先处理电路(1)内部由三基色图像数据分时输出控制电路(9)、数据锁存器一(10)和数据锁存器二(11)组成;三基色图像数据分时输出控制电路(9)在CON信号和时钟信号CK的控制下分时的将红绿蓝图像的奇数顺序的像素数据送到数据锁存器一(10),而将偶数顺序的像素数据送到数据锁存器二(11),然后在输出使能信号OE有效时,同时将两个像素数据输出到相邻像素比较器(2)。

3.根据权利要求1所述的数字音视频信号串行解串器,其特征在于,所述的串行编码电路的的相邻像素比较器(2),内部由同或电路(12)、相似性标志寄存器(13)、编码电路(14)和多路选择器二(15)组成;相邻像素比较器(2)对图像预先处理电路(1)输出的不重叠相邻像素,进行按位同或运算,运算结果放在N位相似性标志寄存器(13)中;编码电路(14)对相似性标志寄存器(13)中的数值进行编码,当这N位数据中有N-1个1或以上时,编码电路(14)则输出S1S2S3=100,当这N位数据中有N-1个0或以上时,编码电路(14)则输出S1S2S3=010,其他情况下,编码电路(14)输出S1S2S3=001;多路选择器二(15)在信号S1S2S3的控制下将两个不重叠相邻像素分别送到相似性编码电路(3)、相异性编码电路(6)和扰码编码电路(5),同时S1S2S3信号分别作为相似性编码电路(3)、扰码编码电路(5)和相异性编码电路(6)的使能信号。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南开大学,未经南开大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010578465.7/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top