[发明专利]电子电路频率产生无效

专利信息
申请号: 201010586573.9 申请日: 2010-12-09
公开(公告)号: CN102098045A 公开(公告)日: 2011-06-15
发明(设计)人: 雷默克·科内利斯·荷曼·范德贝克;约瑟夫·雷内鲁斯·玛丽亚·伯格威特 申请(专利权)人: NXP股份有限公司
主分类号: H03L7/08 分类号: H03L7/08
代理公司: 中科专利商标代理有限责任公司 11021 代理人: 王波波
地址: 荷兰艾*** 国省代码: 荷兰;NL
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 电子电路 频率 产生
【说明书】:

技术领域

本发明包括频率产生器的电子电路和频率产生方法。

背景技术

使用传统的PLL频率产生器难以实现快速频率跳变。针对诸如跳变瞬时必须短于9.5ns的Wimedia超宽带无线技术之类的无线通信,在例如接收机和发射机中需要频率产生器以提供快速频率跳变。

传统的PLL频率产生器通过将分频的振荡器信号的相位锁定到参考信号,来合成可调频率的信号。通过改变分频比,来实现所产生频率的改变。典型地,在这种改变之后,在PLL锁定到新的频率之前,会出现转变时段。结果,对可实现的频率跳变速度产生限制。

该问题的解决方案采用多个锁相环和复用器,以从这些环路中的可选择的一个中提供输出信号。在这种情况下,可以在选择输出信号之前,使得不同的锁相环锁定在不同的频率下,从而避免在选择之后出现转变时段。可以使用所有所需频率的锁相环。当预先知晓所需的频率跳变时,两个锁相环就足够了,一个切换到下一频率而另一个仍然提供当前频率。

利用多个锁相环的这种解决方案在技术上比较复杂,且需要相当大的电路面积和功耗。

发明内容

其中,目的是提供在不同频率之间切换时减少转变时间间隔。

提供了根据权利要求1的电子电路和根据权利要求8的方法。该电路包括PLL和偏移控制电路,偏移控制电路具有被配置用于确定至少第一和第二控制偏移值的偏移控制值确定电路。偏移确定电路可包括存储元件,用于存储例如表示第一和第二偏移控制值的信息。提供了一种控制电路,以使得偏移控制电路响应于对所选择的频率的修改,在根据第二控制偏移值施加偏移之前的预定时间间隔期间,施加第一控制偏移值所控制的偏移。按照这种方式,该电路实现了在施加对频率设置的修改中由于时间延迟而导致的锁定条件的扰动的减小。

可以基于PLL的参考信号的转变来选择预定时间间隔。在另一实施例中,在修改所选择的频率之后,响应于影响相位检测器所检测的相位的参考信号的最早转变,该预定时间间隔结束。参考信号还可以用于对修改提供时钟,使得参考信号在一个转变处开始中间时间间隔并且在对应的下一转变处结束该中间时间间隔。

在实施例中,偏移控制电路可包括多个存储电路,用于存储相应的第一偏移控制值,控制电路被配置用于基于对所选择的频率的修改来选择第一偏移控制值,以在所述时间间隔期间控制偏移。因此,例如,如果在“n”(例如,n=4)之间切换,则可提供针对n*(n-1)修改的存储位置。

在实施例中,该电路包括控制电路,该控制电路被配置用于在对所选择的频率的进一步修改之后,基于在具有所述预定时间间隔的持续时间的其它时间间隔之后检测到的相位误差来校准第一偏移控制值。可以以特殊校准模式来执行校准,和/或在正常操作期间执行校准。开启电路校准功能使得电路相对于老化更加鲁棒,并且使得不再需要基于出厂的校准。

附图说明

根据使用下图对示意实施例的说明,这些和其它目的和优点方面将变得显而易见:

图1示出了根据共同未决的专利申请的锁相环的实施例;

图2和3示出了相位相对时间的图;

图4示出了具有锁相环的电路;

图5示出了偏移控制电路的流程图;

图6示出了具有锁相环的电路;

图7示出了相位相对时间的图。

具体实施方式

图1示出了在受让于本申请人的、共同未决的、未公布的专利申请(申请号PCT4009IB53375)中描述的具有锁相环的电子电路。该锁相环包括振荡器10、分频器12、相位检测器14、延迟电路14a、偏移控制电路16、16a、复用器16a、加法器18和寄存器19。此外,可以存在多个放大器、滤波器或缓存器(未标记)。振荡器10的输出经由分频器12耦合到相位检测器14的第一输入。相位检测器14的第二输入耦合到用于接收参考信号r(t)的输入。可以提供参考时钟电路(未示出)以提供参考信号。参考时钟电路可以包括例如晶体振荡器。相位检测器14的输出经由加法器18与振荡器10的控制输入相连。

偏移控制电路包括存储电路16和复用器16a。存储电路16用于存储偏移控制值。存储电路16经由复用器16a耦合到加法器18的第一输入。相位检测器14的输出耦合到加法器18的第二输入。加法器18的输出耦合到振荡器10的控制输入。寄存器19具有针对指示信号的输入,和与存储电路16、复用器16a、以及分频器12的控制输入耦合的输出。寄存器19由参考信号r(t)提供时钟。延迟电路14a耦合在将参考信号提供给寄存器19的时钟输入的输入以及相位检测器14的第二输入之间。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于NXP股份有限公司,未经NXP股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010586573.9/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top