[发明专利]半导体器件和电源器件有效
申请号: | 201010608344.2 | 申请日: | 2010-12-23 |
公开(公告)号: | CN102158077A | 公开(公告)日: | 2011-08-17 |
发明(设计)人: | 长泽俊夫 | 申请(专利权)人: | 瑞萨电子株式会社 |
主分类号: | H02M3/155 | 分类号: | H02M3/155;H02J7/00;H01L25/00 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;于英慧 |
地址: | 日本神*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体器件 电源 器件 | ||
1.一种半导体器件,其特征在于,
具有:
第一晶体管和第二晶体管,所述第一晶体管和第二晶体管分别构成DC/DC转换器的高压侧晶体管和低压侧晶体管;
第一节点;
充放电电路,所述充放电电路对所述第一节点进行充放电,并具有规定充电速度或放电速度的恒流源以及切换充电和放电的切换开关;
时钟信号产生电路,所述时钟信号产生电路通过判定所述第一节点的电压电平来产生第一时钟信号;
第二节点,所述第二节点传输共用时钟信号;
第一开关,所述第一开关在被驱动为导通时连接所述时钟信号产生电路与所述第二节点,并将所述第一时钟信号作为所述共用时钟信号进行传输;
第三节点,所述第三节点被输入脉冲输入信号;
第四节点,所述第四节点输出脉冲输出信号;
脉冲信号产生电路,所述脉冲信号产生电路产生使所述脉冲输入信号以所述共用时钟信号的预定周期量延迟后的延迟脉冲信号,并将所述延迟脉冲信号作为所述脉冲输出信号进行传输;以及
PWM控制电路,所述PWM控制电路以所述脉冲输入信号或所述脉冲输出信号为起点,通过PWM信号来切换控制所述第一晶体管和所述第二晶体管。
2.如权利要求1所述的半导体器件,其特征在于,
所述充放电电路包括:
第一恒流源,所述第一恒流源设置在所述第一节点与高电位侧电源电压之间;和
切换开关和第二恒流源,所述切换开关和第二恒流源串联设置在所述第一节点与低电位侧电源电压之间,
所述切换开关通过所述共用时钟信号来控制通断;
所述时钟信号产生电路在所述第一节点的电压电平达到高电位侧阈值电压和低电位侧阈值电压时分别使输出电压电平发生跳变,从而产生所述第一时钟信号。
3.如权利要求1所述的半导体器件,其特征在于,还包括:
第二开关,所述第二开关在被驱动为导通时将所述充放电电路连接到所述第一节点;和
选择开关电路,所述选择开关电路选择是将所述脉冲输入信号作为所述脉冲输出信号进行传输,还是将所述延迟脉冲信号作为所述脉冲输出信号进行传输。
4.如权利要求3所述的半导体器件,其特征在于,
所述第一晶体管和所述第二晶体管通过外部电感器向外部负载提供电源;
所述PWM控制电路以所述脉冲输入信号或所述脉冲输出信号为起点,分别将所述第一晶体管控制为导通、将所述第二晶体管控制为断开,当流经所述第一晶体管的电流达到反映了针对所述外部负载的电源检测结果的判定电平时,分别将所述第一晶体管控制为断开、将所述第二晶体管控制为导通。
5.如权利要求4所述的半导体器件,其特征在于,
还包括检测所述判定电平的大小来控制使能信号的激活与非激活的使能检测电路;
当所述使能信号为激活状态时,将所述第二开关控制为导通,所述选择开关电路将所述延迟脉冲信号作为所述脉冲输出信号进行传输,当所述使能信号为非激活状态时,将所述第二开关控制为断开,所述选择开关电路将所述脉冲输入信号作为所述脉冲输出信号进行传输。
6.如权利要求1所述的半导体器件,其特征在于,
所述第一节点至所述第四节点是外部端子;
所述半导体器件被安装在一个半导体封装内。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨电子株式会社,未经瑞萨电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010608344.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:两部分的环氧基结构粘合剂
- 下一篇:移动式机床主轴锥孔修复磨床