[发明专利]无损数据采集系统无效

专利信息
申请号: 201010612047.5 申请日: 2010-12-29
公开(公告)号: CN102546560A 公开(公告)日: 2012-07-04
发明(设计)人: 张慧敏;阎跃鹏;李继秀;汪峰;李金海 申请(专利权)人: 中国科学院微电子研究所
主分类号: H04L29/06 分类号: H04L29/06
代理公司: 北京市德权律师事务所 11302 代理人: 王建国
地址: 100029 北京市*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 无损 数据 采集 系统
【权利要求书】:

1.一种无损数据采集系统,其特征在于,包括:

数据缓存模块、数据处理模块及支持多传输协议的传输控制器;

数据处理模块,将来自数模转换模块的高速信号进行数据格式处理,提取所述数据缓存模块缓存的数据并进行传输协议匹配,并在匹配后将所述数据发送至所述传输控制器;

数据缓存模块,将经所述数据处理模块进行数据格式处理的数据进行数据缓存;

所述传输控制器,接收所述数据并传输所述数据。

2.根据权利要求1所述的系统,其特征在于,还包括:

非易失存储模块,在数据传输拥塞时,通过所述数据处理模块将所述数据缓存模块缓存的要传输的数据进行存储。

3.根据权利要求2所述的系统,其特征在于,所述数据处理模块包括:

检测单元,检测数据传输是否出现拥塞;

控制单元,当数据传输拥塞时,将所述缓存模块缓存的数据暂时存储到非易失存储模块中;当数据传输拥塞消除后,将所述非易失存储模块的数据传输到所述传输控制器,完成无损的数据传输。

4.根据权利要求1至3任一项所述的系统,其特征在于:

所述传输协议包括USB、IEEE802.3u、IEEE802.11和/或蓝牙协议。

5.根据权利要求1至3任一项所述的系统,其特征在于:

所述数据处理模块可通过FPGA、CPLD、ARM或DSP来实现。

6.根据权利要求1至3任一项所述的系统,其特征在于:

所述数据缓存模块个数至少是2个。

7.根据权利要求6所述的系统,其特征在于:

所述数据缓存模块包括SRAM、FIFO、DDR或SDRAM。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010612047.5/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top