[实用新型]一带多成像盒芯片、成像系统及成像盒无效
申请号: | 201020221339.1 | 申请日: | 2010-06-02 |
公开(公告)号: | CN201909948U | 公开(公告)日: | 2011-07-27 |
发明(设计)人: | 丁励 | 申请(专利权)人: | 珠海赛纳打印科技股份有限公司 |
主分类号: | G03G21/18 | 分类号: | G03G21/18;G03G15/08;B41J2/175 |
代理公司: | 北京德琦知识产权代理有限公司 11018 | 代理人: | 牛峥;王丽琴 |
地址: | 519075 广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一带 成像 芯片 系统 | ||
1.一种一带多成像盒芯片,其特征在于,包括:其他成像盒芯片识别模块、存储单元地址分配模块和具有不同地址的多个存储单元,其中,
其他成像盒芯片识别模块,用于检测串行总线上的其他成像盒芯片是否响应成像装置的呼叫,如果是,放弃串行总线;否则,响应成像装置的呼叫,将该呼叫转发给存储单元地址分配模块;
存储单元地址分配模块,用于从接收的其他成像盒芯片识别模块转发的呼叫,解析得到地址信息,确定和该地址信息对应的存储单元模块,将所确定存储单元模块中存储的信息,通过其他成像盒芯片识别模块与成像装置交互;
多个存储单元,用于分别存储对应不同成像盒的信息。
2.如权利要求1所述的一带多成像盒芯片,其特征在于,所述存储单元为电可擦除的可编程存储器EEPROM、闪存FLASH或铁电存储器FRAM;
所述串行总线为通用输入输出总线GPIO、I2C总线、单总线、串行外围设备接口SPI总线或RS232总线。
3.一种成像系统,其特征在于,包括权利要求1~2任一所述的一带多成像盒芯片及成像装置,其中,
成像装置,用于通过串行总线发送呼叫,接收到响应呼叫后,通过串行总线与成像盒芯片交互所确定存储单元存储的信息。
4.如权利要求3所述的成像系统,其特征在于,所述成像盒芯片设置在一体式成像盒、分体式成像盒或成像装置上。
5.一种成像盒,其特征在于,在其上设置了权利要求1~2任一所述的一带多成像盒芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海赛纳打印科技股份有限公司,未经珠海赛纳打印科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201020221339.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:带USB插口的闹钟
- 下一篇:用于光学字符识别的显示屏与相机调整装置