[实用新型]ARINC429总线信号编解码电路有效
申请号: | 201020619820.6 | 申请日: | 2010-11-19 |
公开(公告)号: | CN201869205U | 公开(公告)日: | 2011-06-15 |
发明(设计)人: | 杨启勤;田军 | 申请(专利权)人: | 陕西千山航空电子有限责任公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00;H04L12/40 |
代理公司: | 中国航空专利中心 11008 | 代理人: | 杜永保 |
地址: | 72300*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | arinc429 总线 信号 解码 电路 | ||
1.一种ARINC429总线信号编解码电路,其特征在于:作为发送信号转换芯片的DEI1072芯片与FPGA相接,作为接收信号转换芯片的DEI1046与FPGA相接,且共用与FPGA相接的数据总线,其中,所述FPGA芯片内集成有编码器、第一控制寄存器、并串转换器、数据缓冲器、解码器、串并转换器、第二控制寄存器,其中,编码器与并串转换器以及数据缓冲器顺次相接,同时,所述编码器、并串转换器以及数据缓冲器均与第一控制寄存器相连;所述解码器与串并转换器以及数据缓冲器顺次相接,同时,所述解码器、串并转换器以及数据缓冲器均与第二控制寄存器相连,而且第一控制寄存器、第二控制寄存器以及数据缓冲器均连接与一共同的数据总线后与处理器相接。
2.根据权利要求1所述的ARINC429总线信号编解码电路,其特征在于:其编码电路中的并串转换器连接有奇偶校验模块和地址计数模块。
3.根据权利要求1或2所述的ARINC429总线信号编解码电路,其特征在于:其解码电路中的串并转换器连接有奇偶校验模块,所述奇偶校验模块经32位锁存模块与标号解析模块相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于陕西千山航空电子有限责任公司,未经陕西千山航空电子有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201020619820.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种电力业务服务系统
- 下一篇:一种PON接口网络视频摄像机